新聞中心

EEPW首頁 > 設計應用 > 一種3dB帶狀線耦合電橋的研究與設計

一種3dB帶狀線耦合電橋的研究與設計

作者: 時間:2013-08-28 來源:網(wǎng)絡 收藏

本文引用地址:http://www.butianyuan.cn/article/259725.htm

3的設計

單個λ/4帶狀線。如下圖4說是信號由1口輸入時,2口為隔離端口,3口為耦合端口,4口為直通端口。這種結構由于直通端和耦合輸出端在同一個方向,方便連接和實現(xiàn)級聯(lián)。在帶狀線設計中已經(jīng)得到廣泛的采用。

圖4單個λ/4帶狀線耦合器

采用該方法一共需要用三塊材料相同的介質基片和兩層金屬微帶線。分別將它們按照一定的結構疊起來。從下往上依次是:下接地板、介質層、金屬微帶層、介質層、金屬微帶層、介質層和上接地板。在實際設計中我們可以通過調(diào)節(jié)λ/4帶狀線重疊部分的大小來調(diào)節(jié)耦合度。

本次設計的指標如下

頻率

10GHz±1GHz

駐波

≤1.5

隔離

≥20dB

插入損耗

≤1dB

帶內(nèi)幅度起伏

≤0.5dB

相位起伏

≤5°

介質板

Rogers5880

h=0.254mm

接口形式

SMA

通過HFSS電磁仿真軟件對耦合器進行仿真,由于單個λ/4帶狀線耦合器在兩條微帶線完全重疊實現(xiàn)最大耦合度的條件下很難實現(xiàn)3dB的要求。為了完成上述設計指標選擇采用兩個λ/4耦合線寬邊耦合器級聯(lián)來實現(xiàn)該電橋,如圖3所示。

圖5級聯(lián)耦合器



評論


相關推薦

技術專區(qū)

關閉