新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于LVDS的高速圖像數(shù)據(jù)存儲(chǔ)器的設(shè)計(jì)與實(shí)現(xiàn)

基于LVDS的高速圖像數(shù)據(jù)存儲(chǔ)器的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2014-10-28 來(lái)源:網(wǎng)絡(luò) 收藏

  采集數(shù)據(jù)的有效傳輸和存儲(chǔ)轉(zhuǎn)發(fā)技術(shù)的發(fā)展保證了數(shù)字圖像在現(xiàn)實(shí)中廣泛應(yīng)用。如今,從多媒體通信領(lǐng)域的遠(yuǎn)程教育、圖像監(jiān)視到醫(yī)學(xué)上的遠(yuǎn)程會(huì)診,都和數(shù)據(jù)的有效傳輸及存儲(chǔ)轉(zhuǎn)發(fā)技術(shù)息息相關(guān)。在國(guó)防工業(yè)領(lǐng)域,圖像數(shù)據(jù)的采集存儲(chǔ)和連續(xù)有效轉(zhuǎn)發(fā)也起著巨大的作用,航空遙感圖像和衛(wèi)星遙感圖像的處理加工,電視制導(dǎo)中數(shù)據(jù)視頻圖像的傳輸,都離不開(kāi)圖像傳輸存儲(chǔ)技術(shù)。本文設(shè)計(jì)的基于Flash的高速大容量固態(tài),采用了基于的數(shù)據(jù)傳輸方式傳輸兩路高速圖像數(shù)據(jù),實(shí)現(xiàn)圖像數(shù)據(jù)的高速實(shí)時(shí)存儲(chǔ)。不僅具有處理速度快、設(shè)計(jì)靈活性高等特點(diǎn),還具有可配置性和可重構(gòu)性的特點(diǎn)。

本文引用地址:http://butianyuan.cn/article/264513.htm

  1系統(tǒng)總體設(shè)計(jì)

  本文介紹的圖像存儲(chǔ)器在飛行任務(wù)中負(fù)責(zé)完成兩路獨(dú)立視頻信號(hào)的采集存儲(chǔ)任務(wù)。視頻圖像存儲(chǔ)的總體結(jié)構(gòu)框圖如圖1所示,當(dāng)光耦接收到起飛和誘餌兩個(gè)控制點(diǎn)火信號(hào)后,就控制視頻信號(hào)1、視頻信號(hào)2經(jīng)2路獨(dú)立的接口傳輸,并分別解碼后緩存到2個(gè)外部FIFO中,最后寫(xiě)入到2個(gè)各自的存儲(chǔ)模塊Flash當(dāng)中。在系統(tǒng)工作時(shí),讀書(shū)裝置可以實(shí)時(shí)監(jiān)測(cè)記錄器關(guān)鍵狀態(tài)參數(shù);系統(tǒng)存儲(chǔ)工作完成后,讀數(shù)裝置通過(guò)接口以20 Mbyte/s的速度遠(yuǎn)程高速讀取圖像記錄器的數(shù)據(jù),將數(shù)據(jù)回傳至上位機(jī)進(jìn)行存盤(pán)判讀。

  

 

  圖1存儲(chǔ)器功能框圖

  本設(shè)計(jì)存儲(chǔ)器負(fù)責(zé)接收的2路圖像尺寸均為640 X480 byte,在飛行器內(nèi)部傳感器下發(fā)起飛和誘餌兩個(gè)關(guān)鍵信號(hào)的控制下,圖像分別對(duì)這2路視頻圖像信號(hào)進(jìn)行采集,采樣位數(shù):8 byte/像素,輸入數(shù)據(jù)碼率:30.72 Mbyte/s,幀率:100 f/s(幀/秒),然后將解碼后的數(shù)據(jù)分別存儲(chǔ)到2個(gè)Flash中,最后準(zhǔn)確地完成數(shù)據(jù)的轉(zhuǎn)發(fā)任務(wù),使圖像數(shù)據(jù)順利進(jìn)入下一模塊。存儲(chǔ)器視頻信號(hào)處理硬件電路框圖如圖2所示。

  

 

  圖2存儲(chǔ)器視頻信號(hào)處理硬件電路框圖

  2硬件電路設(shè)計(jì)

  2.1 LVDS長(zhǎng)線(xiàn)傳輸電路設(shè)計(jì)

  本設(shè)計(jì)系統(tǒng)中攝像頭發(fā)出的視頻圖像信號(hào)屬于高速變化的信號(hào),容易受到噪聲影響。低壓差分(Low Volt-age Differential Signaling,LVDS)數(shù)據(jù)傳輸技術(shù)是一種新型的、具有很低的差分電壓擺動(dòng)幅度的信號(hào)傳輸方式。LVDS傳輸過(guò)程中以差分的方式傳送數(shù)據(jù),從而具有很低的串?dāng)_和噪聲以及只消耗很少的功率。此外它通過(guò)一對(duì)并行PCB走線(xiàn)或平衡電纜傳輸數(shù)據(jù),可以達(dá)到100 Mbit/s甚至高于1 Gbit/s的高速率數(shù)據(jù)傳輸。解決了高速數(shù)據(jù)的有效傳輸,同時(shí)也將有助于降低系統(tǒng)設(shè)計(jì)復(fù)雜度,提高系統(tǒng)可靠性?;贚VDS技術(shù)的傳輸特點(diǎn)及應(yīng)用優(yōu)勢(shì),本設(shè)計(jì)中圖像輸入接口采用LVDS進(jìn)行圖像數(shù)據(jù)接收。設(shè)計(jì)中為滿(mǎn)足信號(hào)實(shí)時(shí)高準(zhǔn)確性的傳輸,在LVDS發(fā)送端采用串化器和驅(qū)動(dòng)器相結(jié)合的方式增強(qiáng)信號(hào);在LVDS接收端采用均衡器和解串器相結(jié)合的方式,來(lái)補(bǔ)償信號(hào)長(zhǎng)線(xiàn)傳輸過(guò)程中的損耗。這樣高速圖像信號(hào)可以穩(wěn)定地傳輸上百米。如圖3為L(zhǎng)VDS接口端硬件電路設(shè)計(jì)圖。

  

 

  圖3 LVDS接口端硬件電路設(shè)計(jì)圖(點(diǎn)擊查看大圖)

  2.2 FIFO的電路設(shè)計(jì)

  本設(shè)計(jì)中進(jìn)入FIFO前經(jīng)解碼得到的圖像數(shù)據(jù)傳輸速率為30.72 Mbit/s,因此在FIFO的選型中,必須選擇一款讀寫(xiě)速度快而且容量大的外部FIFO來(lái)緩存圖像數(shù)據(jù)。經(jīng)過(guò)計(jì)算并對(duì)比分析后,本設(shè)計(jì)選用了CYPRESS公司生產(chǎn)的64 kbit x 18 bit的CY7CA285V:

  1)CY7C4285V擁有66.7 MHz的最大工作頻率,10 ns的最小讀寫(xiě)周期,完全可以穩(wěn)定、可靠地接收碼率為30.72 Mbit/s的圖像數(shù)據(jù),也滿(mǎn)足25 ns讀寫(xiě)周期的要求。

  

 

  圖4單路圖像數(shù)據(jù)接收接口時(shí)序定義圖

  2)從FIFO接收?qǐng)D像數(shù)據(jù)的時(shí)序圖中(如圖4)可以看出,一個(gè)水平同步時(shí)間內(nèi),寫(xiě)入FIFO的圖像數(shù)據(jù)有640 byte,而讀出FIFO的數(shù)據(jù)量為33 Mbyte/s x 18.75μs=618.75 byte.這樣每一個(gè)水平同步時(shí)間內(nèi)FIFO中就會(huì)剩余640 byte-618.75 byte=21.25 byte的圖像數(shù)據(jù)。當(dāng)垂直同步信號(hào)拉低時(shí),F(xiàn)IFO中剩余的圖像數(shù)據(jù)量達(dá)到最大,本設(shè)計(jì)控制FIFO半滿(mǎn)即讀,那么FIFO的容量至少應(yīng)為:2 x 21.25 x480=20400 byte.顯然容量為64 kbyte的CY7C4285V可以滿(mǎn)足設(shè)計(jì)要求。

  3)操作簡(jiǎn)單。首先,單片64 kbyte CY7CA285V就可以滿(mǎn)足設(shè)計(jì)要求,而不需串聯(lián)多個(gè)FIFO,這樣操作起來(lái)方便了很多。其次,該FIFO有讀使能、寫(xiě)使能作為狀態(tài)保障,且均采用邊沿觸發(fā)方式,使得時(shí)序控制簡(jiǎn)捷高效,便于的邏輯實(shí)現(xiàn)。

  3關(guān)鍵技術(shù)研究

  3.1高速寫(xiě)入方式

  本設(shè)計(jì)選用三星公司的K9WBG08U1M作為存儲(chǔ)介質(zhì)。該芯片容量大小為4 Gbyte,內(nèi)部分為2片,每片2 Gbyte,可通過(guò)片選信號(hào)和切換兩片存儲(chǔ)空間,每片由8192塊組成,每塊中有64頁(yè),每一頁(yè)都可以存儲(chǔ)4 kbyte的圖像數(shù)據(jù)和128 byte的狀態(tài)信息。本設(shè)計(jì)要完成對(duì)高速圖像數(shù)據(jù)的存儲(chǔ)任務(wù),普通的Flash寫(xiě)入方式無(wú)法滿(mǎn)足30.72 Mbyte/s.數(shù)據(jù)存儲(chǔ)速度的要求。因此,大幅提高Flash數(shù)據(jù)接口的寫(xiě)入速度,成為系統(tǒng)設(shè)計(jì)的關(guān)鍵。K9WBG08U1M內(nèi)部平面結(jié)構(gòu)圖如圖5所示,F(xiàn)lash內(nèi)部的兩片分別為chip1和chip2,4個(gè)平面Plane0~Plane3組成1個(gè)chip,原始的寫(xiě)入方式為依次寫(xiě)滿(mǎn)Plane0、Plane1、Plane2、Plane3,為大幅度提高數(shù)據(jù)存儲(chǔ)速度,系統(tǒng)采用交錯(cuò)雙平面頁(yè)編程(interleave two-plane page program)的操作方式,并行對(duì)chip1、chip2的8個(gè)平面進(jìn)行操作,如圖6所示Interleave two-plane編程時(shí)序圖:從chip1的Plane0開(kāi)始依次寫(xiě)入每一個(gè)平面第1塊的第1頁(yè),即寫(xiě)入chip1的Plane0的block0的page0后,再橫向連續(xù)寫(xiě)入7頁(yè),那么當(dāng)循環(huán)回chip1的Plane0的block0的page1時(shí),用時(shí)25 ns x 4096 x 7=716.8μs大于頁(yè)編程時(shí)間tPRoG的最大值700μs,從而可以不問(wèn)斷地繼續(xù)對(duì)chip1的Plane0的block0的page1進(jìn)行操作,這樣充分利用了頁(yè)編程的時(shí)間,使Flash的寫(xiě)入速度提高到40 Mbyte/s,完全可以完成對(duì)30.72 Mbyte/s圖像數(shù)據(jù)的存儲(chǔ)任務(wù)。

  

 

  圖5 K9WBG08U1M內(nèi)部平面結(jié)構(gòu)圖

  

 

  圖6 Interleave two-plane編程時(shí)序圖

存儲(chǔ)器相關(guān)文章:存儲(chǔ)器原理



上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉