基于FPGA的LCD顯示遠(yuǎn)程更新的設(shè)計(jì)方案及原理圖
MDIO信號(hào)是表明串行管理接口的數(shù)據(jù)輸入/輸出,MDC是串行管理接口的時(shí)鐘信號(hào)
本文引用地址:http://butianyuan.cn/article/266849.htm(3) LCD模塊的結(jié)構(gòu)圖
圖5 LCD模塊結(jié)構(gòu)圖
為盡可能減少針腳數(shù)從而達(dá)到管腳復(fù)用的目的,FPGA通過四位數(shù)據(jù)線接口控制LCD,由于在初始化之后,所有的數(shù)據(jù)和命令都以8位傳送,故每8位命令被分成2個(gè)四位即高4位和低4位,先傳高4位,后傳低4位,其間間隔只是1us。數(shù)據(jù)線上的四個(gè)390Ω電阻是用來(lái)防止管腳超載起到保護(hù)的作用。下圖是LCD的初始化流程圖
圖4 LCD初始化流程圖
(5)按鍵模塊
圖6 按鍵模塊圖
系統(tǒng)完成初始化后,Spartan-6 FPGA的C4,D9,A8,C9管腳都是低電平,當(dāng)有一個(gè)按鍵按下時(shí),對(duì)應(yīng)的管腳會(huì)變成3.3V高電平,按鍵掃描程序檢測(cè)出高電平后跳轉(zhuǎn)到相應(yīng)的中斷地址,執(zhí)行中斷程序。
(6)存儲(chǔ)器模塊
圖7 存儲(chǔ)器模塊
本設(shè)計(jì)使用Nexys3 SPARTAN6開發(fā)板上的存儲(chǔ)資源Cellular RAM 作為存儲(chǔ)器,采用同步模式進(jìn)行傳輸,時(shí)鐘信號(hào)CLK低電平時(shí)有效。 在讀模式時(shí),寫使能引腳WE為高電平,ADV,CRE,CE,OE,LB,UB為低電平,地址信號(hào)從ADDR[25:0]輸入,保存的數(shù)據(jù)從DQ[15:0]輸出;在寫模式時(shí),WE,ADV,CRE,CE,LB,UB為低電平狀態(tài),OE可以為任何狀態(tài)。地址信號(hào)從ADDR[25:0]輸入,需要存儲(chǔ)的數(shù)據(jù)從DQ[15:0]端輸入。
2.3流程圖
(1)系統(tǒng)流程圖
系統(tǒng)流程圖是描述了系統(tǒng)整個(gè)的工作流程。由于遠(yuǎn)程更新LCD,所以要用到以太網(wǎng)的傳輸,具體就是要使用TCP/IP協(xié)議,F(xiàn)TP協(xié)議對(duì)LCD遠(yuǎn)程更新。程序設(shè)計(jì)的時(shí)候默認(rèn)狀態(tài)是在LCD顯示器循環(huán)播放信息,此外該項(xiàng)目利用開發(fā)板上的四個(gè)按鍵可以控制根據(jù)個(gè)人的需求重點(diǎn)顯示特定的信息。因此軟件系統(tǒng)的結(jié)構(gòu)流程框圖如下所示:
圖8 系統(tǒng)流程圖
從上面的軟件流程圖可知軟件執(zhí)行流程如下:如果交通總控室有需要更新的路況信息,則將需要更新的內(nèi)容通過網(wǎng)線發(fā)送到Nesxy3開發(fā)板,經(jīng)過信息處理模塊對(duì)LCD顯示內(nèi)容進(jìn)行更新。按鍵掃描程序如果檢測(cè)到某個(gè)鍵按下,則進(jìn)行相應(yīng)的中斷,跳轉(zhuǎn)到相應(yīng)的程序處執(zhí)行特定顯示。如果沒有按鍵,則正常循環(huán)顯示。
LCD顯示屏相關(guān)文章:lcd顯示屏原理
lcd相關(guān)文章:lcd原理
評(píng)論