新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA+DDS的正弦信號發(fā)生器的設計

基于FPGA+DDS的正弦信號發(fā)生器的設計

作者: 時間:2015-04-21 來源:網(wǎng)絡 收藏

  1971年,美國學者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術,從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器(Direct Digitial Frequency Synthesis)[1].這是頻率合成技術的一次重大革命,但限于當時微電子技術和數(shù)字信號處理技術的限制,并沒有得到足夠的重視。隨著現(xiàn)代超大規(guī)模集成電路集成工藝的高速發(fā)展,數(shù)字頻率合成技術得到了質的飛躍,它在相對帶寬、頻率轉換時間、相位連續(xù)性、正交輸出、高分辨率以及集成化等一系列性能指標方面,已遠遠超過了傳統(tǒng)頻率合成技術所能達到的水平。因此廣泛用于通信、宇航、遙控遙測、儀器儀表等各項電子領域[1-2].

本文引用地址:http://butianyuan.cn/article/272867.htm

  目前實現(xiàn)的技術方案大致分為兩種,一是用專用的DDS芯片來實現(xiàn)。常用的DDS芯片有ADI公司的AD9xxx系列,如其中的AD9913,它具有高達100 MHz的模擬輸出,內部集成一個10位的D/A轉換器,頻率分辨率≥0.058 Hz,相調諧分辨率為0.022°[3].另一種是用來實現(xiàn)??删幊痰?a class="contentlabel" href="http://butianyuan.cn/news/listbylabel/label/FPGA">FPGA器件具有內部資源豐富、處理速度快、可在系統(tǒng)內編程并有強大的EDA設計軟件支持等特點。因此,基于的設計相對于專用DDS芯片,可使電路設計更加靈活、提高系統(tǒng)的可靠性、縮短設計周期、降低成本。所以,采用FPGA設計的DDS系統(tǒng)具有很高的性價比。

  1 DDS基本原理

  直接數(shù)字頻率合成的理論依據(jù)是采樣定理,即先對一個完整周期的正弦波進行N點采樣,然后把采樣點存儲在ROM中構成一個查找表,頻率合成時,相位累加器在參考時鐘的作用下控制ROM中數(shù)據(jù)的輸出。ROM的輸出經(jīng)過D/A轉換,將一個階梯化的信號(即采樣信號)通過一個理想的低通濾波器,就得到符合要求的模擬信號。

  DDS的基本結構如圖1所示,主要由相位累加器、相位調制器、波形ROM查找表、DAC和低通濾波器(LPF)構成。其中相位累加器、相位調制器、波形ROM查找表是DDS結構中的數(shù)字部分,由于具有數(shù)控頻率合成的功能,又合稱為NCO(Numerically Controlled Oscillators)。

  

 

  2 DDS波形發(fā)生器的系統(tǒng)設計

  本系統(tǒng)分為軟件設計和硬件設計兩部分,軟件部分主要是基于FPGA的程序設計,硬件部分包括D/A轉換和低通濾波器設計。

  2.1 VHDL程序設計

  2.1.1定制波形數(shù)據(jù)文件

  在設計DDS信號源之前,先建立一個儲存波形數(shù)據(jù)的ROM,儲存波形數(shù)據(jù)文件有。mif和。hex兩種格式。。mif和。hex格式的文件可以用Quartuas II建立,也可以用Quartuas II以外的編輯器設計,如MATLAB、C語言等。本系統(tǒng)的ROM文件一個周期有1 024個點的正弦波數(shù)據(jù)、10 bit地址線和10 bit數(shù)據(jù)線。

  

 

  圖2 DDS的軟件設計框圖

低通濾波器相關文章:低通濾波器原理


負離子發(fā)生器相關文章:負離子發(fā)生器原理
數(shù)字濾波器相關文章:數(shù)字濾波器原理
離子色譜儀相關文章:離子色譜儀原理

上一頁 1 2 下一頁

關鍵詞: FPGA DDS

評論


相關推薦

技術專區(qū)

關閉