新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 軟件定義無(wú)線電應(yīng)用中,雙通道時(shí)間交替ADC增益和時(shí)序誤差的實(shí)時(shí)校準(zhǔn)

軟件定義無(wú)線電應(yīng)用中,雙通道時(shí)間交替ADC增益和時(shí)序誤差的實(shí)時(shí)校準(zhǔn)

作者:DjamelHaddadi 時(shí)間:2015-04-30 來(lái)源:電子產(chǎn)品世界 收藏

  3 估算算法包括三個(gè)步驟:

本文引用地址:http://www.butianyuan.cn/article/273434.htm

  1. 提取出,并采用LMS算法在子輸出端消除,產(chǎn)生時(shí)間離散信號(hào)x0和x1。這一算法要求在校準(zhǔn)頻率上施加數(shù)字余弦/正弦參考信號(hào)。余弦波信號(hào)的產(chǎn)生可使用大小為4K (實(shí)際中K<64)的小規(guī)模查找表(LUT)來(lái)實(shí)現(xiàn),而正弦波信號(hào)則可通過(guò)簡(jiǎn)單地延時(shí)K值由余弦波信號(hào)來(lái)產(chǎn)生。

  2. 如圖2所示,使用LMS算法,可從提取出的x0和x1信號(hào)中相應(yīng)地估算出系數(shù)h0和h1。

  3. 從等式3中得到的線性方程組中可計(jì)算出增益和時(shí)序誤差。

  估算完成后,增益和時(shí)序誤差被輸入到數(shù)字校準(zhǔn)引擎,使用簡(jiǎn)單的數(shù)字乘法器可對(duì)增益進(jìn)行補(bǔ)償,時(shí)序誤差的校準(zhǔn)可采用修正的小數(shù)延時(shí)完成,通過(guò)使用多相和對(duì)稱(chēng)方法可降低實(shí)現(xiàn)的復(fù)雜度。估算和校準(zhǔn)引擎都在子采樣速率下運(yùn)行,估算模塊還可以采用降采樣的方案以便進(jìn)一步優(yōu)化。

  4 概念驗(yàn)證

  可以使用圖3中所示的測(cè)試設(shè)置產(chǎn)生包含下述特性的復(fù)合測(cè)試信號(hào):

  • 中心為300 MHz的一路TM3.1、20 MHz LTE載波

  • 253.44 MHz、-35 dBFS校準(zhǔn)正弦波,對(duì)應(yīng)于S=1、K=8、P=2K,

  由于該測(cè)試設(shè)置具有低噪聲和高線性度D/A以及數(shù)控可變?cè)鲆娣糯笃?DVGA),因此擁有非常高的動(dòng)態(tài)范圍。這里采用了集成有高分辨率可調(diào)增益和時(shí)序誤差功能的商用14位/500Msps TI。ADC原始數(shù)據(jù)通過(guò)FPGA進(jìn)行采集,并使用Matlab軟件和IDT公司的校準(zhǔn)算法來(lái)處理這些數(shù)據(jù)。的增益和時(shí)序誤差分別被設(shè)置為大約0.5dB和5ps,以便對(duì)最差情況進(jìn)行仿真。

  圖4所示為校準(zhǔn)前、后的數(shù)據(jù)功率譜圖。LTE載波鏡像在校準(zhǔn)前是-80dBFS,校準(zhǔn)后減小了大約30dB,為-110dBFS水平。及其鏡像已經(jīng)被提取和抵消算法完全消除,此性能是在大約200μs收斂時(shí)間內(nèi)取得的。

  校準(zhǔn)信號(hào)保持不變,而LTE載波中心頻率則從50 MHz掃頻到400 MHz,以便對(duì)頻率行為進(jìn)行評(píng)估。如圖5所示,得到的鏡像抑制(image rejection)表明,在兩個(gè)第一奈奎斯特區(qū)內(nèi),動(dòng)態(tài)范圍的改進(jìn)至少保持了30 dB。正如所預(yù)期的一樣,如果帶寬誤差沒(méi)有得到校準(zhǔn),會(huì)導(dǎo)致頻率受到限制,從而使鏡像抑制能力下降。

濾波器相關(guān)文章:濾波器原理


51單片機(jī)相關(guān)文章:51單片機(jī)教程


濾波器相關(guān)文章:濾波器原理


衰減器相關(guān)文章:衰減器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉