新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Imagination 推出適用于先進異構 CPU 系統(tǒng)的端到端調(diào)試環(huán)境

Imagination 推出適用于先進異構 CPU 系統(tǒng)的端到端調(diào)試環(huán)境

作者: 時間:2015-11-24 來源:電子產(chǎn)品世界 收藏

   Technologies 發(fā)布新的端到端調(diào)試環(huán)境,可簡化基于的異構 CPU 系統(tǒng),或集成了  CPU 和其他 CPU 架構系統(tǒng)的整合與調(diào)試工作。  On-Chip Instrumentation (MIPS OCI) 硬件可提供靈活的片上 (on-chip) CPU調(diào)試架構,是此調(diào)試環(huán)境的重要組件。 MIPS OCI 能與新的Codescape MIPS 軟件開發(fā)工具包 (SDK) 和新的 Codescape SysProbe 技術無縫運作,為新一代設計建立一個無縫、有效的調(diào)試環(huán)境。

本文引用地址:http://butianyuan.cn/article/283293.htm

  隨著如今的 SoC 均內(nèi)置多顆 CPU 內(nèi)核與集群,并具備多線程功能,這些日益復雜的芯片設計已帶來了新的調(diào)試挑戰(zhàn)。 MIPS OCI協(xié)助客戶快速訪問多內(nèi)核、多集群 CPU 設計,通過高度并行的方式,可迅速完成芯片的啟動以及高效率的軟件開發(fā)、整合與調(diào)試。

  市場研究機構 VDC Research 的 IoT 與嵌入式技術市場分析師 Daniel Mandell 表示:“對嵌入式設計人員來說,調(diào)試是一項吃力的工作,而且會耗費一大部分的設計時間。面對現(xiàn)今的多內(nèi)核、多集群CPU設計,調(diào)試的復雜度更是日益攀升。專為MIPS架構新推出的調(diào)試環(huán)境是一項重大進展,可協(xié)助企業(yè)更快速地在其 SoC 設計中整合并對 MIPS CPU 調(diào)試 ─ 無論是管理控制器或是在異構CPU設計中的數(shù)據(jù)處理器集群。結合此調(diào)試環(huán)境以及的開發(fā)人員生態(tài)系統(tǒng),為MIPS在多種CPU架構中贏得獨特的優(yōu)勢?!?/p>

  Imagination 公司 MIPS 業(yè)務營運副總裁 Jim Nicholas 表示:“對我們開發(fā)復雜芯片的客戶來說,新推出的 MIPS調(diào)試環(huán)境可大幅簡化其整合與調(diào)試工作。此外,對于想要在SoC設計中嘗試采用MIPS CPU與其他CPU搭配的潛在客戶來說,他們能在最低的風險以及對其調(diào)試流程造成最小沖擊的情況下來進行設計。我們相信,這是將MIPS架構推升至全新境界的重要一步,并能擴展至更多新的設計。通過此舉,我們已清除了業(yè)內(nèi)人士選用MIPS內(nèi)核會面臨的各種障礙。”

  MIPS On-Chip Instrumentation

  MIPS OCI 代表著一種 MIPS 系統(tǒng)調(diào)試的全新模塊化方法,可協(xié)助客戶為其設計采用所需的特定配置。它能靈活地用探針檢查內(nèi)核,并將追蹤結合至單一流程中。先進的功耗管理特性使用戶可以關閉部分CPU內(nèi)核與集群的電源,而不會對其他仍在運行中的CPU內(nèi)核帶來任何影響,而且不會中斷JTAG鏈。它可實現(xiàn)斷點(breakpoint) 與追蹤配置、片上 (on-chip) 數(shù)據(jù)收集 ─ 以及多層集群系統(tǒng)的全局狀態(tài)訪問 ─ 全都無需暫停內(nèi)核就能執(zhí)行。

  MIPS OCI 可支持最新的 MIPS Warrior CPU,包括入門級 M-Class M6200、64 位多線程 I-Class I6400、以及高性能 64 位 P-Class P6600 CPU,并能通過 JTAG 與前代的 MIPS CPU 兼容。MIPS OCI具備與第三方調(diào)試環(huán)境互通的能力,可支持各種異構的SoC設計。

  針對采用中級與高級 MIPS I-Class 和 P-Class CPU 的先進多內(nèi)核、多集群設計,MIPS OCI 包含 JTAG / cJTAG / AMBA 先進周邊總線 (APB) 接口,可提供最大的設計靈活性。此系統(tǒng)包含一個具備專屬內(nèi)存與緩存器 (ring) 總線的調(diào)試單元,可將內(nèi)核與一致性系統(tǒng)中的全局子系統(tǒng)連接在一起。針對入門級 M-Class CPU,APB 接口能與 MIPS Debug Hub (MDH) 或其他的調(diào)試緩存硬件相連。

  Codescape SysProbes

  Codescape SysProbes 以 Imagination 新的探針設計為基礎,通過利用 MIPS IP 內(nèi)核中的先進片上調(diào)試與追蹤特性,無需侵入式的軟件監(jiān)控或額外的目標 I/O 資源,就能快速、有效地完成調(diào)試工作。SysProbes專為一致性的集群/多集群系統(tǒng)所設計,并能提供異構 SoC 設計的同步調(diào)試功能。

  Codescape SysProbes 可提供完整的調(diào)試特性組合,包括軟件和硬件斷點、硬件觸發(fā)器、重設控制、電源監(jiān)控、程序碼性能分析等。這些特性提供了當前先進開發(fā)團隊所需的必備工具,以供首次硅晶啟用、硬件與軟件開發(fā)、調(diào)試和驗證之用。

  SysProbes 可與新的 Codescape MIPS SDK 緊密整合。接口包括基于 Codescape GUI 的調(diào)試器,具備完整的 RTOS 感知,可支持最常用的 RTOS;以及 Codescape Console,這是適用于硅晶啟用等初級調(diào)試工作的指令行接口。

  Codescape MIPS SDK

  Codescape SDK 可為 MIPS 軟件開發(fā)的整個產(chǎn)品生命周期提供所有的必要工具,能夠支持首次芯片啟用之前的軟件開發(fā)、調(diào)試和優(yōu)化設計。當芯片就緒后,SDK 可為芯片啟用、軟件/硬件整合與應用程序開發(fā)提供完整的支持。最新版本納入了對 MIPS32 第 6 版架構、MIPS64 架構以及 microMIPS 程序碼壓縮架構的支持。

  Codescape MIPS SDK Essentials (MIPS SDK) 和 Codescape MIPS SDK Professional (MIPS proSDK) 可為針對從入門級開發(fā)板到高級多內(nèi)核 SoC 系統(tǒng)等任何一種基于 MIPS 平臺的開發(fā)人員帶來強大的功能。 Codescape MIPS SDK包含開始進行 MIPS 軟件開發(fā)所需的全部工具和資源。作為一款優(yōu)異的工具套件,Codescape MIPS proSDK 具備豐富的特性,可為專業(yè)軟件開發(fā)人員提供開發(fā)先進 MIPS 軟件所需的所有工具。

  除了能與新的 Codescape SysProbes 搭配運用,MIPS SDK 和 MIPS proSDK 還能與 Imagination 和第三方提供的各種探針工具配合,包括 Lauterbach 和 Green Hills Software 的高級探針工具,以及成本敏感應用、學生和業(yè)余玩家適用的平價 MIPS Bus Blaster V3c。

  MIPS 開發(fā)人員社區(qū)

  開發(fā)人員可加入日益茁壯的 MIPS Insider 社區(qū),共同參與論壇和討論,這是 Imagination 為開發(fā)人員打造的完整社區(qū)之一,網(wǎng)址為 http://community.imgtec.com/developers/mips/。此外,在新成立的prpl基金會開源社區(qū),其開發(fā)人員社區(qū)規(guī)模亦快速成長,網(wǎng)址為www.prplfoundation.org。

  供貨信息

  SysProbes 系列的首款產(chǎn)品 — Codescape MIPS SDK、MIPS proSDK 和 SysProbe SP55 ─ 即日起開始供應。Codescape MIPS SDK 可免費下載獲取。 MIPS OCI IP 已經(jīng)就緒,可與所有的 MIPS 內(nèi)核搭配供應。更多信息,請聯(lián)系 info@imgtec.com 或瀏覽 http://community.imgtec.com/developers/mips/tools。

 



關鍵詞: Imagination MIPS

評論


相關推薦

技術專區(qū)

關閉