新聞中心

EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 新品快遞 > XILINX解決方案支持未來(lái)可編程無(wú)線基站

XILINX解決方案支持未來(lái)可編程無(wú)線基站

作者: 時(shí)間:2005-04-14 來(lái)源:電子產(chǎn)品世界 收藏

  2005年4月13日公司(Xilinx, Inc. (NASDAQ: XLNX) )今天公布了專門為支持“適應(yīng)未來(lái)”的可編程基站而設(shè)計(jì)的一整套芯片、軟件和IP解決方案。靈活經(jīng)濟(jì)的解決方案可以替代傳統(tǒng)的ASIC(專用集成電路)解決方案,通過(guò)加快產(chǎn)品上市速度、實(shí)現(xiàn)零沉沒工程成本(NRE)以及提供現(xiàn)場(chǎng)可升級(jí)能力,它可以大大降低資本支出(CAPEX)和運(yùn)營(yíng)費(fèi)用(OPEX)。

  通過(guò)遠(yuǎn)程升級(jí),服務(wù)供應(yīng)商可大大延長(zhǎng)基站壽命,同時(shí)避免高昂的運(yùn)輸費(fèi)用和硬件開發(fā)費(fèi)用。例如,通過(guò)遠(yuǎn)程下載軟件對(duì)器件進(jìn)行重新編程,即可輕松地實(shí)現(xiàn)錯(cuò)誤修正、提供新的服務(wù)以及調(diào)整系統(tǒng)性能,從而滿足新的需求。對(duì)于包含上萬(wàn)個(gè)基站的網(wǎng)絡(luò),運(yùn)營(yíng)商可以大大節(jié)省運(yùn)營(yíng)費(fèi)用,每次基礎(chǔ)網(wǎng)絡(luò)升級(jí)可節(jié)約至少1000萬(wàn)美元。

    “我們的許多客戶都通過(guò)在其基站網(wǎng)絡(luò)中采用了我們的可編程器件而獲益并節(jié)省了成本,”賽靈思公司DSP部副總裁兼總經(jīng)理Omid Tahernia說(shuō),“事實(shí)上,我們的一個(gè)客戶已經(jīng)通過(guò)簡(jiǎn)單地下載新的軟件,每年對(duì)其擁有的超過(guò)15萬(wàn)個(gè)基站的整個(gè)網(wǎng)絡(luò)進(jìn)行升級(jí),節(jié)約了上億美元的成本。”

  “我們的無(wú)線設(shè)計(jì)推動(dòng)了可編程邏輯器件的性能發(fā)展,”LG電子(總部位于韓國(guó)首爾的無(wú)線和消費(fèi)電子領(lǐng)導(dǎo)企業(yè))系統(tǒng)部無(wú)線系統(tǒng)高級(jí)工程師Wang Rae Kim說(shuō),“我們選擇Xilinx Virtex-4器件是因?yàn)槠浼傻腄SP功能可使我們進(jìn)行設(shè)計(jì)劃分,從而以更高的成本效率滿足我們的性能要求?!?/P>

無(wú)線基站半導(dǎo)體機(jī)遇

    市場(chǎng)分析人士表示,全球無(wú)線基站半導(dǎo)體市場(chǎng)預(yù)計(jì)將從2003年的27億美元增長(zhǎng)到2008年的56億美元。iSuppli首席分析師Jordan Selburn認(rèn)為其中FPGA/CPLD營(yíng)收預(yù)計(jì)將從2.22億美元增長(zhǎng)到3.82億美元。在2003年,總價(jià)值為270億美元的無(wú)線基站市場(chǎng)主要由阿爾卡特、愛立信、朗訊、摩托羅拉、諾基亞、北電和西門子占據(jù),這幾家企業(yè)的營(yíng)收就占了整個(gè)市場(chǎng)的近80%(數(shù)據(jù)來(lái)源:ABI Research)。

    “新數(shù)據(jù)服務(wù)的推廣以及快速的技術(shù)更新都對(duì)無(wú)線半導(dǎo)體解決方案供應(yīng)商提出了新的挑戰(zhàn),”Forward Concepts總裁兼首席分析師Will Strauss說(shuō),“當(dāng)今的無(wú)線基站產(chǎn)品需要前所未有的靈活性和性能水平,以及極具競(jìng)爭(zhēng)力的價(jià)格和顯著的功耗節(jié)省。FPGA可以解決這些挑戰(zhàn)。”

組織起來(lái)為無(wú)線基站行業(yè)服務(wù)

    隨著整個(gè)行業(yè)從高速增長(zhǎng)階段轉(zhuǎn)向更為成熟的狀態(tài),基礎(chǔ)設(shè)施的所有方面,包括無(wú)線基站都面臨更大的成本壓力。推廣下一代基站必須要克服的挑戰(zhàn)是如何在繼續(xù)降低單位通道成本的同時(shí)增加功能以支持新的業(yè)務(wù)和協(xié)議以及不斷變化的用戶使用模式。為了滿足這些需求,賽靈思協(xié)調(diào)了三個(gè)內(nèi)部專業(yè)部門的工作和專長(zhǎng),即技術(shù)部(CTD)、數(shù)字信號(hào)處理部(DSP)和嵌入式處理部(EPD),以促進(jìn)針對(duì)無(wú)線基站的端到端硬件和軟件解決方案的開發(fā)和提供。

    作為全公司下一代無(wú)線基站計(jì)劃的一部分,賽靈思已在關(guān)鍵構(gòu)建模塊的開發(fā)方面投入了一萬(wàn)多人時(shí)來(lái)幫助客戶加快開發(fā)速度,同時(shí)降低無(wú)線基站射頻、基帶以及傳輸模塊的資本支出和運(yùn)營(yíng)費(fèi)用。這些解決方案基于業(yè)界領(lǐng)先的Virtex-4Ô多平臺(tái)FPGA系列。該系列產(chǎn)品以最低的成本提供了無(wú)與倫比的靈活性和突破性的性能,可以有效地解決“隨需求增長(zhǎng)投資”(pay-as-you-grow)的可擴(kuò)展能力的問題,并滿足無(wú)線服務(wù)供應(yīng)商不斷變化的和差異化的業(yè)務(wù)量要求。

    “今天的產(chǎn)品發(fā)布表明了利用成品可編程組件滿足基站設(shè)計(jì)要求的設(shè)計(jì)轉(zhuǎn)變,”賽靈思董事會(huì)主席兼首席執(zhí)行官Wim Roelandts說(shuō),“賽靈思解決方案可縮短產(chǎn)品開發(fā)時(shí)間,從而可幫助降低產(chǎn)品開發(fā)成本并加快下一代基站產(chǎn)品設(shè)計(jì)的交付速度,同時(shí)還可以大大降低無(wú)線網(wǎng)絡(luò)運(yùn)營(yíng)商的資金支出和運(yùn)營(yíng)費(fèi)用?!?

無(wú)線市場(chǎng)的理想硅片

    Virtex-4 FPGA基于革命性的ASMBL(高級(jí)硅片組合模塊)架構(gòu)和先進(jìn)的90nm三柵極氧化層技術(shù),與目前任何其它FPGA系列產(chǎn)品相比,它可為無(wú)線基站行業(yè)提供更多的選擇、更高的性能和更低的功耗。Virtex-4系列產(chǎn)品的性能高達(dá)2560億 MACs/S,其可編程并行DSP處理能力特別適用于基帶和射頻模塊設(shè)計(jì)中的關(guān)鍵部分。Virtex-4 SX的DSP性能成本比高出上一代FPGA10倍,同時(shí),其獨(dú)特的“微功耗”(micropower)架構(gòu)可將單位XtremeDSP邏輯片的功耗降低至僅為23µW/MHz(典型值)。因而,Virtex-4 SX是可編程DSP的理想?yún)f(xié)處理器。目前,Virtex系列FPGA已在全球數(shù)以萬(wàn)計(jì)的基站產(chǎn)品中被用于數(shù)字預(yù)失真(pre-distortion)處理和波峰因數(shù)降低等應(yīng)用。當(dāng)這兩種應(yīng)用被用于數(shù)以萬(wàn)計(jì)的基站時(shí),可提高功率效率,從而每年可節(jié)約數(shù)百萬(wàn)美元的運(yùn)營(yíng)費(fèi)用。

無(wú)線基站參考設(shè)計(jì)和IP內(nèi)核

全套參考設(shè)計(jì)和IP內(nèi)核包括:

射頻模塊
 
  波峰因數(shù)降低(CFR)、數(shù)字預(yù)失真(DPD)、數(shù)字上變頻/數(shù)字下變頻(DUC/DDC)
 
基站模塊
 
  高速下行鏈路分組接入(HSDPA)、隨機(jī)接入信道(RACH)、搜索器(Searcher)、3GPP和3GPP2(第三代合作伙伴計(jì)劃)Turbo Convolutional Codecs (TCC)卷積編碼解碼、開放基站架構(gòu)組織(OBSAI)互連、通用公共無(wú)線電接口(CPRI)互連
 
傳輸模塊
 
  SONET/SDH成幀器、Ethernet MAC、網(wǎng)絡(luò)和控制平面處理、ATM信元處理、系統(tǒng)、存儲(chǔ)器和背板接口
 
Xilinx開發(fā)工具和套件

    賽靈思還提供一整套開發(fā)工具和套件產(chǎn)品,如Xilinx SystemGenerator™ for DSP以及Xilinx Embedded Development KitÔ (EDK)。這些工具可以幫助縮短產(chǎn)品上市時(shí)間并方便無(wú)線基站系統(tǒng)設(shè)計(jì)師和設(shè)計(jì)人員的開發(fā)。Xilinx SystemGenerator for DSP是設(shè)計(jì)人員偏愛的開發(fā)和調(diào)試高性能DSP系統(tǒng)(如無(wú)線基站)的集成環(huán)境。Xilinx EDK可以將原來(lái)手工完成的步驟自動(dòng)化,并利用統(tǒng)一的硬件/軟件調(diào)試來(lái)更快發(fā)現(xiàn)和修正錯(cuò)誤,從而大大加快了嵌入式開發(fā)的速度。



關(guān)鍵詞: 賽靈思 無(wú)線 通信

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉