MIT教授來華,普及計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)
為提升國內(nèi)高等院校計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)方向的教學(xué)和科研水平,7月2~6日,英特爾(中國)有限公司教育事業(yè)部在清華大學(xué)舉辦了“2007英特爾計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)高級研討班”,并邀請了兩位世界知名的學(xué)者主講課程。他們分別是麻省理工學(xué)院(MIT)的教授Arvind博士和英特爾院士、微架構(gòu)研究主任Joel Emer博士。兩位專家都同時是ACM和IEEE的院士,在相關(guān)領(lǐng)域享有崇高的聲譽(yù)。他們的講課錄像近期將整理完畢,可以從相關(guān)的教育網(wǎng)站上下載(具體日期見之后通知)。
據(jù)悉,本次高級研討班主要面向國內(nèi)部分重點(diǎn)院校直接從事計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)教學(xué)、研究工作的優(yōu)秀教師、學(xué)者。課程內(nèi)容主要圍繞包括多核技術(shù)在內(nèi)的當(dāng)代計(jì)算機(jī)微處理器及微架構(gòu)理論與技術(shù)。在為期一周的課程安排中,每天的講座部分約占4個半小時,實(shí)驗(yàn)部分約占 1個半小時,并配備兩名MIT的助教。
Computer Systems Architecture
Monday |
Tuesday |
Wednesday |
Thursday |
Friday |
Introduction |
Cache Performance Optimization |
Complex Pipelining |
Synchronization and Sequential Consistency |
Multithreading |
Simple Instruction Pipelining |
Virtual Memory: Basics |
Out-of-Order Execution and Register Renaming |
Cache Coherence |
VLIW/EPIC |
Pipeline Hazards |
Virtual Memory: Advanced |
Branch Prediction and Speculative Execution |
Snoopy Protocols |
Vector Computers |
Lab: PIN 1 |
Lab: PIN 2 |
Lab: Asim 1 |
Lab: Asim 2 |
Feedback |
《計(jì)算機(jī)教育》雜志提供照片
評論