新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > VHDL在高速圖像采集系統(tǒng)中的應(yīng)用設(shè)計(jì)

VHDL在高速圖像采集系統(tǒng)中的應(yīng)用設(shè)計(jì)

——
作者: 時(shí)間:2007-07-17 來源:信息技術(shù)論壇 收藏

  現(xiàn)代化生產(chǎn)和科學(xué)研究對(duì)圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡單,不能很好地滿足特殊要求,因此,我們構(gòu)建了系統(tǒng)。它主要包括圖像采集模塊、圖像低級(jí)處理模塊以及總線接口模塊等。這些模塊是在FPGA中利用編程實(shí)現(xiàn)的。系統(tǒng)主要用于視覺檢測(cè)。視覺檢測(cè)中圖像處理的特點(diǎn)是:底層圖像處理數(shù)據(jù)量大,算法簡單;高層圖像處理算法復(fù)雜,數(shù)據(jù)量大,算法簡單;高層圖像處理算法復(fù)雜,數(shù)據(jù)量小。對(duì)于圖像底層處理,我們?cè)?a class="contentlabel" href="http://www.butianyuan.cn/news/listbylabel/label/高速圖像采集">高速圖像采集系統(tǒng)中用FPGA實(shí)現(xiàn),采用編寫圖像處理算法;對(duì)于圖像高層處理,由計(jì)算機(jī)軟件實(shí)現(xiàn)。由于設(shè)計(jì)靈活、編程方便,易于在FPGA中實(shí)現(xiàn)并行運(yùn)算和流水線結(jié)構(gòu);所以,高速圖像采集系統(tǒng)的速度快、適應(yīng)性好。

  1 系統(tǒng)結(jié)構(gòu)及工作原理

  1.1 系統(tǒng)結(jié)構(gòu)設(shè)計(jì)

  高速圖像采集系統(tǒng)結(jié)構(gòu)模型如圖1所示。它的輸入為標(biāo)準(zhǔn)的模擬視頻信號(hào),用可編程視頻輸入處理器SAA7111進(jìn)行視頻信號(hào)處理。SAA7111內(nèi)部集成了強(qiáng)大的圖像色度、亮度處理功能以及多種輸出模式;有32個(gè)工作寄存器,在系統(tǒng)復(fù)位時(shí),必須通過FPGA1的IC2總線模塊對(duì)其進(jìn)行初始化。SAA7111輸出的圖像數(shù)據(jù)通過FPGA芯片進(jìn)行采集與處理,采用Xilinx公司的XC2S150芯片。XC2S150是Spartan II系列產(chǎn)品。它基于Virtex系列的結(jié)構(gòu),支持所有相關(guān)的特性,具有很高的性能價(jià)格比;采集與處理的圖像數(shù)據(jù)在傳送到計(jì)算機(jī)之前,存儲(chǔ)在高速SRAM CY7C1049V33中,SRAM的容量為512K



關(guān)鍵詞: VHDL 高速圖像采集

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉