新聞中心

EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 設(shè)計(jì)應(yīng)用 > 時(shí)鐘技術(shù)的未來(lái)發(fā)展:向分組網(wǎng)絡(luò)轉(zhuǎn)型(06-100)

時(shí)鐘技術(shù)的未來(lái)發(fā)展:向分組網(wǎng)絡(luò)轉(zhuǎn)型(06-100)

——
作者:卓聯(lián)半導(dǎo)體公司 Peter Meyer, Tyler Bailey 時(shí)間:2008-04-03 來(lái)源:電子產(chǎn)品世界 收藏

  線路卡上 PLL(DPLL、APLL 或數(shù)字與模擬 PLL)的主要要求是監(jiān)控來(lái)自時(shí)鐘卡的系統(tǒng)時(shí)鐘并在發(fā)生故障時(shí)執(zhí)行無(wú)中斷參考轉(zhuǎn)換。線路卡上的 PLL 還必須執(zhí)行抖動(dòng)衰減,從而為線路卡器件提供低抖動(dòng)時(shí)鐘,以確保操作無(wú)故障并符合相關(guān)標(biāo)準(zhǔn)。

本文引用地址:http://www.butianyuan.cn/article/81182.htm

  如前所述,線路卡上的 PLL 鎖定于來(lái)自時(shí)鐘卡之一的背板參考時(shí)鐘,隨后其還將為 TSI、成幀器和 LIU 生成線路卡上所有必需的頻率。上述頻率通常分別為 8 kHz、1.544 MHz 和 2.048 MHz。我們假定背板參考時(shí)鐘頻率為 8 kHz 和 2 MHz。

  線路卡還能從T1/E1線路提取時(shí)鐘參考,并將其提供給時(shí)鐘卡。通常它會(huì)是8 kHz的頻率參考。

  分組線路卡(改進(jìn)版)

  圖3 給出了一款簡(jiǎn)化線路卡,該線路卡不僅具有以太網(wǎng)接口,而且還能滿足傳統(tǒng) 線路卡現(xiàn)有系統(tǒng)背板設(shè)置的要求。背板的時(shí)鐘和數(shù)據(jù)接口保持不變。NxDS0數(shù)據(jù)仍通過(guò) TSI 傳輸,提取的線路卡時(shí)鐘以及背板時(shí)鐘卡時(shí)鐘仍為 8 kHz 和 2 MHz。



  不過(guò),就線路卡本身而言,Vo 或 CESoP (電路仿真分組業(yè)務(wù))處理器協(xié)同以太網(wǎng)交換機(jī)與 FE/GE PHY 在以太網(wǎng)/網(wǎng)絡(luò)上傳遞 NxDS0 語(yǔ)音服務(wù)。



關(guān)鍵詞: 卓聯(lián) IP IEEE 1588 NTP TDM

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉