新聞中心

EEPW首頁 > EDA/PCB > 高校動態(tài) > 意法半導體通過CMP為中國高等院校提供先進的CMOS制造工藝

意法半導體通過CMP為中國高等院校提供先進的CMOS制造工藝

作者: 時間:2008-06-03 來源:電子產品世界 收藏

  半導體產業(yè)世界領先企業(yè)(紐約證券交易所代碼:M)和世界知名的中介服務公司(Circuits Multi Projects®)宣布兩家公司開始為中國高等院校的學術研究項目提供最先進的制造技術。

本文引用地址:http://www.butianyuan.cn/article/83585.htm

  截至目前,歐美已有上百所大學采用的65納米體效應互補金屬氧化物()半導體技術的設計規(guī)則和工具,并發(fā)展出數(shù)百項采用不同技術的集成電路設計。已落實在中國實施這項計劃所需的基礎設施,以便延續(xù)這個合作項目在歐美學術界所取得的成功,讓中國的教學研機構也有機會利用的先進制程設備進行小批量生產。2007年,在ST生產線上進行流片的電路設計達到180個左右,這些設計均出自歐美大學研發(fā)機構,全部采用90納米和65納米制造工藝,應用范圍非常廣泛,如3G無線通信、電信、射頻和電源管理。

  這項計劃的主要內容是ST將確保中國合作方的資質,承接中方設計的制造業(yè)務;而則負責商業(yè)運作和技術層面的中介工作,如CAD軟件工具和設計工具的分發(fā)和支持,以及樣片的銷售活動。這項計劃將讓中國的科研機構能夠以合理的價格委托ST的芯片制造廠加工少量的先進,通常為幾十支晶圓,而且成本不會超過科研預算范圍。向中國的教科研機構提供芯片制程的支援,將有助于中國的教學研機構驗證設計思想,提高集成電路的設計能力。此外,這個合作機制還能幫助他們宣傳和銷售成功的知識產權,抓住機會使自主設計盡早實現(xiàn)產業(yè)化。

  ST通過CMP向中方提供120nm、90nm和65nm 的制造工藝,以及超低漏電流的晶體管、高速晶體管、完整的標準單元和輸入/輸出庫。ST提供的技術范圍今后將逐步擴大,增加更多的新技術和選擇項目。

  通過合作IC設計項目和實驗室贊助計劃,ST與中國高等院校和學術界擁有悠久的合作歷史。ST與清華大學、同濟大學和中科院計算所的合作項目目前進展順利。中國是全球最重要的半導體市場,正在逐步形成全球性的研發(fā)中心,再加上先進IC設計人才濟濟,通過CMP獲準運用ST的先進制造技術,將有助于提升中國的IC設計和測試能力。

  據(jù)CMP總監(jiān)Bernard Courtois介紹,近幾年,越來越多的研究機構將制造業(yè)務委托給CMP,先進CMOS設計代加工業(yè)務增長迅猛。例如,采用90納米CMOS設計的電路總數(shù)在2007年增幅接近100%,2007年總共有91個電路設計采用90納米CMOS,2006年為57個,2005年為32個,大多數(shù)知名大學都準備在設計項目中應用65納米技術。
 
  “ST認為,確保全球的大學生和研究人員能夠使用最先進的制造技術越來越重要,因為提供使用尖端技術的渠道不僅給科研院所創(chuàng)造更多的機會,還有利于半導體產業(yè)未來可持續(xù)發(fā)展,”意法半導體中國IC設計中心總監(jiān)樂文表示,“確保中國的大學能夠使用我們的尖端技術,更進一步證實ST愿意與中國的合作伙伴共同走完創(chuàng)新之路的承諾。”



關鍵詞: 意法半導體 ST CMP CMOS IC

評論


相關推薦

技術專區(qū)

關閉