新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > 飛思卡爾推出QorIQ P4080多核處理器

飛思卡爾推出QorIQ P4080多核處理器

作者: 時間:2008-07-03 來源:電子產(chǎn)品世界 收藏

  半導(dǎo)體推出 P4080,一個旨在為嵌入式多核空間中的性能、功效和編程性設(shè)定新標準的非常先進的八核通信處理器。
  
  P4080產(chǎn)品線的標志性成員,基于45納米處理技術(shù)。它集成了增強的Power Architecture™內(nèi)核、三級緩存分層、創(chuàng)新CoreNet™片上結(jié)構(gòu)和數(shù)據(jù)路徑加速,可在最大30W的功率電路內(nèi)提供卓著性能。

本文引用地址:http://www.butianyuan.cn/article/85209.htm

  “我們的新 P4080處理器既滿足了大幅提高性能的需求,又不會為開發(fā)人員帶來復(fù)雜性,”高級副總裁兼聯(lián)網(wǎng)和多媒體集團總經(jīng)理Lynelle McKay表示,“我們?nèi)娴乜紤]了第一代多核器件的問題,我們發(fā)現(xiàn),P4080就是解決問題的答案。通過提供突破性技術(shù),并與合作伙伴深入合作,我們能夠確保客戶擁有利用我們架構(gòu)所提供的優(yōu)勢所需的一切。”

  QorIQ P4080能夠并行處理控制平面、數(shù)據(jù)平面和應(yīng)用層的處理任務(wù),它非常適合于聯(lián)網(wǎng)、電信、工業(yè)、軍事和航天領(lǐng)域的一些應(yīng)用,如交換機、企業(yè)和服務(wù)提供商路由器、接入和媒體網(wǎng)關(guān)、基站控制器、無線網(wǎng)絡(luò)控制器(RNC)和通用嵌入式計算系統(tǒng)。

  “多核通信處理器很好地克服了當今網(wǎng)絡(luò)所面臨的巨大挑戰(zhàn),即管理功能豐富的帶寬密集型服務(wù)需求而帶來的日益增長的復(fù)雜性和流量聚合,”IDC高級聯(lián)網(wǎng)、寬帶和存儲分析師Aileen Arcilla表示,“而多核器件在一粒芯片上集成控制平面、數(shù)據(jù)平面和應(yīng)用處理任務(wù)、同時在低功率水平上優(yōu)化性能的能力將有利地推動嵌入式多核市場的發(fā)展。”

  實現(xiàn)卓越性能的架構(gòu)要點

  P4080 SoC內(nèi)置八個增強型Power Architecture® e500mc內(nèi)核,目標直指1.5 GHz 的最高頻率。每個內(nèi)核都有其自己的專用128KB L2后端緩存,并能夠接入2MB共享前端L3緩存。完全的處理器獨立性(包括啟動和重置各單個e500mc內(nèi)核的能力)是該器件最顯著的特征。內(nèi)核可以作為八個對稱多處理(SMP)內(nèi)核、八個完全不對稱多處理(AMP)內(nèi)核,或者它們也可以SMP和AMP組的組合且以不同程度的獨立性進行運行。此外,內(nèi)核還能夠運行不同操作系統(tǒng)(OS)或者在無OS情況下運行,為用戶提供了在控制、數(shù)據(jù)路徑和應(yīng)用處理間進行分區(qū)的極大靈活性。

  整體性能通過數(shù)據(jù)路徑加速架構(gòu)(DPAA)得以增強,而DPAA同時又提供高聯(lián)網(wǎng)性能,降低軟件復(fù)雜性。該加速架構(gòu)與內(nèi)核一起,管理分組路由、安全、服務(wù)質(zhì)量和深度分組檢測,讓內(nèi)核把注意力集中到增值服務(wù)和應(yīng)用處理上來。由于消除了其他多核方法中常見的一些與共享總線/共享存儲器架構(gòu)有關(guān)的總線爭奪、瓶頸和延遲問題,CoreNet結(jié)構(gòu)因此也提高了性能。

  QorIQ P4080內(nèi)置各種令人印象深刻的高速I/O技術(shù),包括2個10-Gbps以太網(wǎng)(XAUI)控制器、8個1-Gbps以太網(wǎng) (SGMII)控制器、3個運行在最高5GHz頻率上的PCI Express v2.0 控制器/端口、2個運行在最高3.125GHz頻率上的串行RapidIO® 1.2控制器/端口。

  解決嵌入式多核時代的開發(fā)問題

  為了加快應(yīng)用開發(fā),實現(xiàn)多核器件的新可視性水平,飛思卡爾與模擬軟件公司公司Virtutech結(jié)成戰(zhàn)略伙伴,創(chuàng)造出世界上第一個混合模擬環(huán)境。該環(huán)境把Virtutech的Simics™模擬器的快速功能模式和QorIQ P4080處理器平臺的詳細性能模式結(jié)合起來。甚至是在第一個硅出現(xiàn)之前,開發(fā)人員便有了模擬環(huán)境,在該環(huán)境中,一切都是確定的,一切都具有可視性,一切都可以控制,一切都沒有現(xiàn)實世界的硬件限制。采用該混合模式,開發(fā)人員可以對內(nèi)核和代碼進行分區(qū),執(zhí)行“what if”場景。他們可以部署和運行操作系統(tǒng),開發(fā)、調(diào)試和測試軟件。該環(huán)境還允許軟件開發(fā)人員對他們的驅(qū)動器、中間件和應(yīng)用代碼進行性能調(diào)整。

  此外,飛思卡爾在QorIQ P4080中設(shè)計了一些支持高級調(diào)試的功能,同時先后與生態(tài)系統(tǒng)合作伙伴合作,確保能夠充分利用這些功能的工具的可用性。這些功能包括基于Aurora的高速追蹤、Nexus追蹤、綜合指令追蹤、監(jiān)視點觸發(fā)、事件間觸發(fā)、性能監(jiān)視和Power ISA定義的其他一些調(diào)試功能。這些功能支持實現(xiàn)復(fù)雜交互的最大可視性所必需的動態(tài)調(diào)試,而復(fù)雜交互可能出現(xiàn)在運行在不同內(nèi)核上的任務(wù)之中。

  通過嵌入式hypervisor(旨在讓系統(tǒng)開發(fā)人員確保運行在任意CPU上的軟件只接入已經(jīng)獲得明確授權(quán)的資源,如存儲器、外設(shè)等),QorIQ P4080還把硬件分區(qū)提高到一個新水平。該嵌入式hypervisor通過隱藏計算資源的物理特征元件,簡化了開發(fā)。它有助于實現(xiàn)多個單個操作系統(tǒng)的安全、自治運行,允許它們共享系統(tǒng)資源,包括處理器內(nèi)核、存儲器和其他片上功能。Hypervisor還包括分布式外設(shè)接入管理單元,為系統(tǒng)中的所有總線提供地址轉(zhuǎn)換和接入控制。

  關(guān)于QorIQ

  飛思卡爾QorIQ是飛思卡爾著名的PowerQUICC®通信處理器的下一代產(chǎn)品。飛思卡爾QorIQ平臺采用高性能Power Architecture®內(nèi)核構(gòu)建,開創(chuàng)了一個聯(lián)網(wǎng)創(chuàng)新的新時代,在這里,每個連接的可靠性、安全性和服務(wù)質(zhì)量都至關(guān)重要。飛思卡爾QorIQ平臺和路線圖由5個平臺組成(P1、P2、P3、P4和P5),包括單核、雙核和多核,為客戶提供了理想的解決方案,無論他們是想馬上就移植到多核,還是希望未來有一條實現(xiàn)多核的智能移植路徑。有關(guān)QorIQ平臺的更多信息,敬請訪問:www.freescale.com/multicore。

  供貨信息

  QorIQ™ P4080器件的混合模擬型號正在本周開幕的飛思卡爾技術(shù)論壇上演示,預(yù)計年末由Virtutech推向市場。QorIQ™ P4080處理器預(yù)計于2009年年中開始打樣。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉