新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 中國香港:集成有硬IP千兆位收發(fā)器的FPGA體系結(jié)構(gòu)

中國香港:集成有硬IP千兆位收發(fā)器的FPGA體系結(jié)構(gòu)

——
作者: 時(shí)間:2005-09-14 來源:EDN電子設(shè)計(jì)技術(shù) 收藏
國香港:集成有硬IP千兆位收發(fā)器的FPGA體系結(jié)構(gòu)
 
推出一個(gè)把FPGA體系結(jié)構(gòu)與基于1.5V芯核電壓的高性能3.215Gbps收發(fā)器組合在一起的器件系列,由此體現(xiàn)了對0.13μm硅加工工藝的高成本和高集成度需求的關(guān)切。
  這一Stratix GX器件系列的特點(diǎn)是,一個(gè)硬IP收發(fā)器被融合到該系列的FPGA體系結(jié)構(gòu)中。這種FPGA體系結(jié)構(gòu)有4~20個(gè)速率為3.125Gbp的高速串行通道。Stratix GX器件采用用戶風(fēng)險(xiǎn)很小的第二代工藝。它是一種FPGA和千兆位兼而有之的解決方案,把底板用的專用電路納入到XAUI和SONET/SDH兩種系統(tǒng)中。XAUI功能包括專用的速度匹配、字對齊和時(shí)鐘管理電路,而SONET/SDH功能有模式檢測、模式傳輸和在不用8B/10B編碼器/解碼器的情況下對8位寬和16位寬數(shù)據(jù)總線的支持。
  FPGA體系結(jié)構(gòu)也內(nèi)含業(yè)界第一個(gè)嵌入式硅動(dòng)態(tài)相位校準(zhǔn)(DPA)電路,以便消除由印制線長度不匹配和抖動(dòng)效應(yīng)引起的相位偏移,實(shí)現(xiàn)高速收發(fā)器帶寬。每個(gè)通道的功耗為75mW,每個(gè)千兆位收發(fā)器部件的功耗僅為450mW,從而使體系結(jié)構(gòu)的功耗不到同類產(chǎn)品的一半。
 

  Stratix GX也適用于具有40英寸FRA驅(qū)動(dòng)功能、接收器均衡功能和熱插拔功能的底板。
  提供一種設(shè)計(jì)套件,它可通過β版QuartusII2.1提供的軟件支持來實(shí)現(xiàn)。
  Stratix GX器件可用于底板、SONET系統(tǒng)和XAUI系統(tǒng)。這些器件采用672腳和1020腳的FineLineBGA封裝。Stratix GX器件系列有8種器件,其6種目前正在銷售,另外兩種將于第二季度上市。這些器件的售價(jià)在2004年以前約為99美元(批量為50000件)。


關(guān)鍵詞: Altera公司

評論


技術(shù)專區(qū)

關(guān)閉