新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Altera FPGA開發(fā)板為XLoom提供誤碼率測試環(huán)境

Altera FPGA開發(fā)板為XLoom提供誤碼率測試環(huán)境

作者: 時間:2008-08-13 來源:電子產(chǎn)品世界 收藏

  進(jìn)一步展示其靈活性和通用性,公司宣布,通信公司采用Stratix® II GX 信號完整性來提供獨(dú)特的誤碼率(BER)測試環(huán)境。和傳統(tǒng)的BER測試設(shè)備相比,基于的開發(fā)板支持以更高的性價比來測試芯片級光電互聯(lián)模塊。這一獨(dú)特的測試環(huán)境更貼近實(shí)際的客戶狀態(tài),同時進(jìn)一步節(jié)省了空間,降低了功耗。

本文引用地址:http://butianyuan.cn/article/86887.htm

  傳統(tǒng)的BER測試儀成本高達(dá)100,000美元,而Stratix II GX FPGA信號完整性在這方面的成本節(jié)省了90%以上。此外,小外形封裝的Stratix II GX還有助于提高實(shí)驗(yàn)室空間利用率,同時大大降低了功耗,減少了工程師進(jìn)行設(shè)置和支持的時間。

  通信公司總裁兼CEO Avner Badihi評論說:“我們的AVDAT 4X™ 20 Gbps內(nèi)置式光連接器在各種數(shù)據(jù)速率下進(jìn)行了全面測試,每個通道最大速率高達(dá)5 Gbps。以前的BER測試設(shè)備體積很大,成本高,幾乎要使用我們整個產(chǎn)品實(shí)驗(yàn)環(huán)境。的Stratix II GX FPGA開發(fā)板絕對成本要低得多,占用較少的實(shí)驗(yàn)室空間和功耗,非常有助于提高我們的性價比。到今年年底,我們的計(jì)劃是采用10到15塊Stratix II GX FPGA電路板,預(yù)計(jì)設(shè)備和功耗成本會節(jié)省1百萬美元以上,實(shí)驗(yàn)室空間減少400多平方英尺。”

  XLoom在其AVDAT 4X光10GbaseCX4收發(fā)器設(shè)計(jì)和生產(chǎn)上采用Stratix II GX開發(fā)板實(shí)現(xiàn)了獨(dú)特的BER測試流程。裝配的Stratix II GX FPGA使XLoom能夠面向AVDAT 4X開發(fā)InfiniBand SDR和DDR (20 Gbps)互聯(lián)以及萬兆以太網(wǎng)互聯(lián)。

  Altera高端產(chǎn)品市場資深總監(jiān)David Greenfield說:“XLoom在Stratix II GX開發(fā)套件上的創(chuàng)新應(yīng)用是公司采用我們的FPGA產(chǎn)品以高性價比解決他們所面臨難題的另一個實(shí)例。我們非常高興能夠幫助XLoom和其他業(yè)界開拓者在減小產(chǎn)品體積上進(jìn)行創(chuàng)新,并贏得市場。”



關(guān)鍵詞: Altera FPGA 開發(fā)套件 XLoom

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉