新聞中心

EEPW首頁 > 手機與無線通信 > 業(yè)界動態(tài) > 賽靈思展示下一代 LTE eNodeB目標設計平臺

賽靈思展示下一代 LTE eNodeB目標設計平臺

作者: 時間:2009-02-25 來源:電子產(chǎn)品世界 收藏
  2009 年 2 月 25 日,北京 —— 全球可編程邏輯解決方案領導廠商賽靈思公司(, Inc. (NASDAQ: XLNX))日前在 2009 年移動通信世界大會上發(fā)布產(chǎn)品發(fā)展藍圖——首款通用平臺推出,該平臺把可編程長期演進 () 基帶和無線電子系統(tǒng)的設計與開發(fā)集成到了新一代無線 3G 和 4G 基站架構(gòu)之中。這款模塊化目標設計平臺 () 提供了端對端 基站 () 設計方案,不僅能加速 的頻分雙工 (FDD) 和時分雙工 (TDD) 變體的開發(fā)進程,而且還可降低其成本(見附圖)。該解決方案使系統(tǒng)開發(fā)人員能夠根據(jù)產(chǎn)品及產(chǎn)品上市時間的要求, 僅專注在在所需的層面上靈活利用 LTE 。


圖示說明:
  LTE 提供了端對端基站設計方案, 致力于 加速開發(fā)進程并降低成本。該模塊平臺集成了可編程器件、優(yōu)化 IP和應用軟件,以及全面的開發(fā)工具、開發(fā)板和參考設計生態(tài)開發(fā)環(huán)境。

  LTE eNodeB TDP 將賽靈思專門為 LTE 基帶處理及多模式數(shù)字前端 (DFE) 無線電量身定做的特定市場平臺整合在一起。作為靈活的平臺,可支持 Wintegra 公司的第二層 (L2)、 傳輸及相關安全功能(見另一篇新聞稿)。每款賽靈思平臺都包括成本優(yōu)化的賽靈思現(xiàn)場可編程門陣列(FPGA)、業(yè)界最豐富的可用 LTE 知識產(chǎn)權(quán) (IP) 與應用軟件,以及可擴展的開發(fā)環(huán)境(工具、電路板和參考設計)。賽靈思還與安捷倫科技合作,共同采用業(yè)界標準測試設備來驗證軟硬件模塊是否達標。

  “無線運營商之間的競爭焦點在于如何快速改變市場格局,包括推出不斷發(fā)展的空中接口、新型應用以及高帶寬業(yè)務等,這就要求無線產(chǎn)業(yè)轉(zhuǎn)而采用可再編程、可重構(gòu)硬件,以推動新一代技術(shù)創(chuàng)新。”Infonetics Research 市場調(diào)研公司首席分析師 Michael Howard 指出,“賽靈思的軟件定義無線電 (SDR) 或適用于無線電和基帶開發(fā)的通用平臺設計方法,均有助于電信設備制造商致力于產(chǎn)品差異化研發(fā),從而為其客戶打造更符合市場需求的產(chǎn)品,對無線運營商而言,從固定的硬件轉(zhuǎn)而采用靈活的軟件,可帶來巨大的升值。”
  “隨著空間接口標準的不斷發(fā)展,以及半導體與 ASIC 開發(fā)成本的急劇增加,電信設備制造商必須使用軟件定義無線電架構(gòu),這樣才能最經(jīng)濟有效地滿足運營商的要求。”軟件定義無線電論壇(SDR Forum)董事會成員兼賽靈思無線通信總監(jiān) Manuel Uhm 說,“賽靈思的LTE eNodeB TDP 提供了全面的基站設計,能用作多模式基站開發(fā)的通用平臺,從而便于技術(shù)突破性演進。”

全面的 LTE eNodeB TDP
  賽靈思 LTE Baseband TDP 集成了上下行實用 LTE 基帶通道系統(tǒng)實施所需的多種功能塊。LogiCORE™ 庫提供了 LTE Turbo 編碼器和解碼器等預驗證且精心優(yōu)化的 IP 內(nèi)核,使開發(fā)人員能集中精力進行產(chǎn)品差異化研發(fā)。除此之外,最新的 LTE 通道編碼器和解碼器內(nèi)核還為提高性能進行了優(yōu)化,能減少傳輸時延,并通過多輸入多輸出 (MIMO) 編碼器來提高無線網(wǎng)絡的數(shù)據(jù)傳輸速率。上述內(nèi)核用賽靈思的 CORE GeneratorTM 軟件工具生成,可滿足用戶指定參數(shù)要求,從而大幅縮短開發(fā)周期。這種自動化設計方法全面發(fā)揮了賽靈思 XtremeDSPTM 解決方案的優(yōu)勢,有助于 LTE 基帶設計提高性能,降低功耗與成本,并縮短時延。
  賽靈思 LTE DFE TDP 針對多模式無線電設計提供全套優(yōu)化IP,包括數(shù)字下變頻(DUC)、數(shù)字上變頻(DDC)、振幅因數(shù)降低(CFR)和數(shù)字預失真 (DPD) 等技術(shù),能滿足 LTE、TD-SCDMA、WiMAX、W-CDMA、CDMA2000以及多載波 GSM 等不同標準的要求。上述設計方案均在賽靈思 CDRSX2 無線電開發(fā)板上配合眾多廠商的功率放大器經(jīng)過了驗證和測試,傳輸效率可高達 40%。
賽靈思預計將于明年進一步優(yōu)化多模式 DFE 和基帶 TDP 的性能、功耗及成本,以支持本月早些時候推出的最新 Virtex®-6 和 Spartan®-6 FPGA 系列產(chǎn)品。如欲了解關于全系列賽靈思無線通信解決方案的更多信息,敬請訪問:http://www.xilinx.com/cn/esp/wireless.htm。


關鍵詞: Xilinx LTE eNodeB TDP

評論


相關推薦

技術(shù)專區(qū)

關閉