新聞中心

EEPW首頁 > 嵌入式系統 > 新品快遞 > 德州儀器C64x+ DSP大幅提升數據密集型應用的性能

德州儀器C64x+ DSP大幅提升數據密集型應用的性能

—— 存儲器、高速緩存及工藝節(jié)點的全面改進
作者: 時間:2009-03-19 來源:電子產品世界 收藏

  日前,德州儀器 () 宣布推出速度可達 1.2 GHz 與 1 GHz 的新型 TMS320C6457 數字信號處理器 (),其更高的性價比將使數據密集型信號處理應用的開發(fā)人員獲益匪淺。與 目前的單核 處理器相比,C6457 的性能可提升高達 30%,而成本可降低三分之一。性能的提升得益于存儲器與高速緩存的數項改進,而體積更小的工藝節(jié)點則降低了成本。上述技術改進可針對網絡、影像以及工業(yè)等市場顯著降低系統成本,提高效率與設計靈活性,充分滿足醫(yī)療影像、雷達、工業(yè)視覺系統以及測試設備等多種應用的需求(更多詳情,敬請訪問:www.ti.com/c6457)。

本文引用地址:http://www.butianyuan.cn/article/92604.htm

  C6457 的主要特性與優(yōu)勢

  · 基于 業(yè)界領先 1.2 GHz TMS320 內核的 C6457 可實現高達 9,600(16 位)MMACS 的峰值性能,周期性能可提升 30%。

  · 2 MB 片上 L2 存儲器(緩存達 1 MB)可改進性能,32 位 DDR2 EMIF (667 MHz) 與存儲器的速度得到提升,高速緩存與總線架構得到增強,從而能夠為客戶提供高度的靈活性,不但可在設計方案中添加更多通道,而且還可針對更多應用特性預留充足的性能空間。

  · Serial RapidIO (SRIO) 與千兆以太網 MAC 串行器/解串器 (SERDES) 接口支持高效互連通信,可實現高效的處理器間通信。

  · 針對電信應用的片上加速技術支持兩個 Turbo 解碼協處理器 (TCP2) 及一個 Viterbi 協處理器 (VCP2),可提升通道解碼運算以減輕 DSP 內核的處理負荷,從而在單個處理器上支持更多通道,實現更低的系統成本。

  · 擁有與其它高性能 C64x DSP 的向后代碼兼容性,以便能夠重復使用原有代碼,從而顯著縮短開發(fā)周期,提高設計靈活性。

  價格、供貨、工具以及支持情況

  采用 23 毫米 x 23 毫米 BGA 封裝的 TMX320C6457 現已開始提供樣片,目前可通過TI 及其授權分銷商進行訂購。

  開發(fā)人員可通過 C6457 評估版 (EVM) 啟動開發(fā)工作。這款簡單易用的開發(fā)工具擁有眾多優(yōu)異特性,如包含兩顆板載 C6457 處理器、能夠與千兆位以太網 MAC 以及串行 RapidIO SERDES 進行高速 DSP 互連、具備 XDS560T(追蹤 Pod)連接器與電路板專用 Code Composer Studio™ 集成開發(fā)環(huán)境的嵌入式 JTAG 仿真。此外,該工具還包含數個 TI 模擬電源管理器件與一個時鐘驅動器,能夠顯著提高系統性能。TMDXEVM6457 現已開始接受訂單(更多詳情,敬請訪問:www.ti.com/c6457evm)。

  通過以下鏈接查閱有關 C6457 數字信號處理器以及 TI 高性能系列產品的更多信息:

  · TMS320C6457總體信息:http://focus.ti.com/dsp/docs/dspplatformscontentnp.tsp?sectionId=2&familyId=132&tabId=494&DCMP=DSP_c6457&HQS=Other+OT+c6457;

  · TMS320C6457 產品文件夾:http://focus.ti.com.cn/cn/docs/prod/folders/print/tms320c6457.html;


上一頁 1 2 下一頁

關鍵詞: TI DSP C64x+

評論


相關推薦

技術專區(qū)

關閉