新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > Xilinx宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái)

Xilinx宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái)

作者: 時(shí)間:2009-06-25 來(lái)源:電子產(chǎn)品世界 收藏

  全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(, Inc.  )今天宣布隆重推出賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái), 致力于加速基于其®-6 和 Spartan®-6 現(xiàn)場(chǎng)可編程門陣列 (FPGA) 的片上系統(tǒng) () 解決方案的開(kāi)發(fā)。這款基礎(chǔ)級(jí)目標(biāo)設(shè)計(jì)平臺(tái)在完全集成的評(píng)估套件中融合了 ISE® 設(shè)計(jì)套件 11.2版本、擴(kuò)展的IP系列以及面向-6或Spartan-6 FPGA的預(yù)驗(yàn)證參考設(shè)計(jì),可幫助設(shè)計(jì)團(tuán)隊(duì)大幅縮短開(kāi)發(fā)時(shí)間,從而集中工程設(shè)計(jì)資源以提高產(chǎn)品差異化。 

本文引用地址:http://butianyuan.cn/article/95666.htm

  新型 -6 FPGA 與 Spartan-6 FPGA 評(píng)估套件是賽靈思 在2009 年內(nèi)將推出的一系列套件中的首批產(chǎn)品,旨在利用賽靈思推出的最新一代可編程技術(shù)簡(jiǎn)化 的評(píng)估與開(kāi)發(fā)。該套件開(kāi)箱即用,為設(shè)計(jì)人員提供了設(shè)計(jì)所需的各種要素,不管是 FPGA 新手還是經(jīng)驗(yàn)豐富的FPGA老用戶,都能實(shí)現(xiàn)最佳性能、最低功耗、最高帶寬和最豐富特性的完美組合。此外,該基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái)套件具有內(nèi)置可擴(kuò)展性和插入式擴(kuò)展性,為快速部署賽靈思面向連接、嵌入式和數(shù)字信號(hào)處理 (DSP) 等應(yīng)用的領(lǐng)域?qū)S闷脚_(tái)套件, 奠定了堅(jiān)實(shí)的基礎(chǔ)。

  賽靈思基礎(chǔ)平臺(tái)

  “賽靈思基礎(chǔ)平臺(tái)是一個(gè)完整的FPGA 開(kāi)發(fā)環(huán)境,反映了傳統(tǒng)硬件設(shè)計(jì)人員的工作方式。該平臺(tái)使設(shè)計(jì)人員能立即獲得新型 Spartan-6 或 Virtex-6 FPGA 系列、工具、IP 及開(kāi)發(fā)板,而且實(shí)現(xiàn)智能集成,大大提高他們的工作效率。”賽靈思全球營(yíng)銷與業(yè)務(wù)發(fā)展高級(jí)副總裁 Vin Ratford 先生介紹說(shuō),“設(shè)計(jì)人員可利用通用 IP 和參考設(shè)計(jì)縮短設(shè)計(jì)時(shí)間,提高工作效率,這種優(yōu)勢(shì)顯然大大優(yōu)于傳統(tǒng)按需購(gòu)買的設(shè)計(jì)方法。通過(guò)縮短開(kāi)發(fā)應(yīng)用基礎(chǔ)設(shè)施所需的時(shí)間,設(shè)計(jì)人員得以把更多的時(shí)間用于下一代系統(tǒng)的創(chuàng)新,為他們的設(shè)計(jì)帶來(lái)更多的價(jià)值。”

  賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái)或基礎(chǔ)平臺(tái)旨在滿足邏輯和連接設(shè)計(jì)人員的需求,其評(píng)估套件涵蓋了幾乎所有系統(tǒng)設(shè)計(jì)所需的基本構(gòu)建模塊,可滿足多種不同市場(chǎng)和應(yīng)用需求?;A(chǔ)平臺(tái)中集成了預(yù)驗(yàn)證的關(guān)鍵系統(tǒng)功能,通過(guò)充分協(xié)同使用這些功能,設(shè)計(jì)人員可將傳統(tǒng)設(shè)計(jì)方法所需的開(kāi)發(fā)時(shí)間縮短一半。參考設(shè)計(jì)可引導(dǎo)設(shè)計(jì)人員采用最佳實(shí)踐方法,把定制元素集成到基礎(chǔ)設(shè)計(jì)中,并實(shí)施諸如 DDR2 與 DDR3存儲(chǔ)器接口、高速串行 I/O 以及片上時(shí)鐘資源等各種高級(jí)特性。而開(kāi)發(fā)板示意圖及布局文件則有助于進(jìn)一步優(yōu)化他們的設(shè)計(jì)工作。

  新的 ISE 設(shè)計(jì)套件 11.2不僅同時(shí)支持 Virtex-6 與 Spartan-6 FPGA 系列套件,而且能與 Cadence 設(shè)計(jì)系統(tǒng)公司、Mentor Graphics 公司和Synopsys 公司等推出的最新軟件協(xié)同使用。ISE 設(shè)計(jì)套件 11.2 使邏輯、DSP、嵌入式軟/硬件設(shè)計(jì)人員和系統(tǒng)集成商能充分發(fā)揮 Virtex-6 和 Spartan-6 FPGA 的新特性與新功能,使優(yōu)化的設(shè)計(jì)環(huán)境與賽靈思基礎(chǔ)目標(biāo)設(shè)計(jì)平臺(tái),以及未來(lái)領(lǐng)域?qū)S闷脚_(tái)實(shí)現(xiàn)完美匹配。

  “開(kāi)箱即用”設(shè)計(jì)

  Virtex-6 與 Spartan-6 FPGA 評(píng)估套件提供完全集成的基礎(chǔ)平臺(tái),支持多種不同市場(chǎng)的和應(yīng)用:

  · Virtex-6 FPGA ML605 評(píng)估套件是一個(gè)采用 Virtex-6 LX240T FPGA 開(kāi)發(fā)高級(jí)系統(tǒng)設(shè)計(jì)方案的功能齊全、高度可擴(kuò)展的環(huán)境,主要面向有線通信、無(wú)線基礎(chǔ)設(shè)施、廣播及其它高性能應(yīng)用。它支持的系統(tǒng)級(jí)功能包括高速串行收發(fā)器、PCIe® Gen2 端點(diǎn)、DDR3 存儲(chǔ)器控制、千兆以太網(wǎng)以及 DVI 等。

p2p機(jī)相關(guān)文章:p2p原理



上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: Xilinx Virtex Spartan.FPGA SoC

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉