新聞中心

EEPW首頁 > 網(wǎng)絡與存儲 > 設計應用 > 端接DDR DRAM的電源電路

端接DDR DRAM的電源電路

——
作者:Ron Yang,Maxim Integrated Roducts 時間:2005-11-09 來源: 收藏
    (雙數(shù)據(jù)速率)應用于工作站和服務器的高速存儲系統(tǒng)中。IC采用1.8V或2.5V電源電壓,并需要等于電源電壓一半的基準電壓(VREF=VDD/2)。此外,各邏輯輸出端都接一只電阻器,等于并跟蹤VREF的終端電壓VTT。在保持VTT=VREF+0.04V的同時,必須提供源流或吸收電流。圖1所示電路可為1.8V和2.5V兩種系統(tǒng)提供終端電壓,并可輸出高達6A的電流。IC1有一個降壓控制器和2個線性穩(wěn)壓控制器。IC1在輸入電壓為4.5~28V下工作。
  IC1的200kHz固定頻率PWM控制器通過提供源流和吸收電流來保持輸出電壓。最大源電流等于最大吸收電流,但吸收電流沒有限流作用。IC1吸收電流時,將某些電流返回電源輸入端。為了實現(xiàn)跟蹤功能,IC1額外的線性穩(wěn)壓控制器之一被配置成一個倒相放大器。這一放大器將VDD/2(由R1和R2產(chǎn)生)與來自IC1的VREF進行比較,產(chǎn)生一個誤差信號,誤差信號通過R3到達IC1的FB引腳,從而迫使VOUT跟蹤VDD/2。為實現(xiàn)精密跟蹤,必須用一只10mA的負載電阻器R4來給倒相放大器提供偏量。當VDD為1~4V時,VOUT可跟蹤VDD/2。


評論


相關推薦

技術專區(qū)

關閉