優(yōu)勢(shì)劣勢(shì)同樣明顯 FPGA力爭(zhēng)市場(chǎng)主力地位
對(duì)于FPGA在消費(fèi)電子領(lǐng)域的應(yīng)用,高君效強(qiáng)調(diào)的另外兩個(gè)字是“服務(wù)”。他認(rèn)為,服務(wù)在消費(fèi)電子市場(chǎng)是一個(gè)非常重要的環(huán)節(jié),FPGA廠商不僅要幫助客戶快速推出產(chǎn)品、推出方案,也要幫助客戶的客戶考慮問(wèn)題,讓客戶的客戶覺(jué)得生產(chǎn)比較方便、靈活而且實(shí)用;另外,FPGA廠商也應(yīng)該想辦法幫助那些設(shè)計(jì)能力不是很強(qiáng)的客戶,讓他們快速地定位自己的終端產(chǎn)品,并且能夠快速地發(fā)現(xiàn)產(chǎn)品的問(wèn)題所在,同時(shí)提出維修的建議。這樣,F(xiàn)PGA產(chǎn)品就會(huì)在競(jìng)爭(zhēng)的天平中獲得更重的砝碼。
本文引用地址:http://butianyuan.cn/article/97717.htm通信應(yīng)用謹(jǐn)防黃雀在后
通信領(lǐng)域一向是FPGA應(yīng)用的主戰(zhàn)場(chǎng),曾經(jīng)占FPGA整體市場(chǎng)份額的80%以上;隨著FPGA應(yīng)用領(lǐng)域的擴(kuò)展,這一比例有所下降,但仍然維持在50%左右。可見(jiàn),通信領(lǐng)域是FPGA主流企業(yè)的必爭(zhēng)之地。事實(shí)上,對(duì)通信設(shè)備廠商而言,他們的選擇不僅僅是FPGA,ASIC和通用的CPU/DSP也是頗有競(jìng)爭(zhēng)力的選項(xiàng)。中興通訊IC總工程師陳月峰表示,在通信設(shè)備中,這3種產(chǎn)品的使用量基本是接近的,在不同的需求中各有側(cè)重。
陳月峰認(rèn)為,與ASIC相比,F(xiàn)PGA的開(kāi)發(fā)周期非常短,非常適合需要快速推向市場(chǎng)的產(chǎn)品;跟通用CPU和DSP相比,在需要高帶寬數(shù)據(jù)處理的領(lǐng)域,F(xiàn)PGA更能體現(xiàn)它的優(yōu)勢(shì)。在通信領(lǐng)域,協(xié)議標(biāo)準(zhǔn)的演進(jìn)趨勢(shì)對(duì)FPGA也比較有利。“一般來(lái)說(shuō),在協(xié)議標(biāo)準(zhǔn)演進(jìn)前期,協(xié)議變化非常劇烈,通信設(shè)備廠商會(huì)傾向于選擇FPGA;到協(xié)議標(biāo)準(zhǔn)演進(jìn)后期,協(xié)議相對(duì)比較穩(wěn)定,就會(huì)采用ASIC。”陳月峰在演講中表示,“現(xiàn)在的趨勢(shì)越來(lái)越趨向于多標(biāo)準(zhǔn)演進(jìn),無(wú)論是無(wú)線通信還是有線通信,單一制式和單一標(biāo)準(zhǔn)的演進(jìn)都已經(jīng)基本不存在了,所有都是多標(biāo)準(zhǔn)演進(jìn)。由于多標(biāo)準(zhǔn)演進(jìn)的時(shí)間不是同步的,所以FPGA的應(yīng)用范圍就不斷擴(kuò)大,而ASIC的應(yīng)用范圍就日益縮小。另外,通信產(chǎn)品個(gè)性化定制的需求越來(lái)越強(qiáng)烈,產(chǎn)品要求多樣化。設(shè)備廠商的每一個(gè)產(chǎn)品針對(duì)某個(gè)客戶都會(huì)有一些定制的需求。由于FPGA具有可編程的特色,靈活性很強(qiáng),所以一般會(huì)被作為首選。”
在通信領(lǐng)域,F(xiàn)PGA的應(yīng)用也面臨不少威脅,多核DSP/CPU的應(yīng)用就是一個(gè)有力的挑戰(zhàn)者。據(jù)陳月峰介紹,目前TI、飛思卡爾等公司在多核DSP里集成了很多硬件加速單元,同時(shí)其DSP的頻率也越來(lái)越高,這種趨勢(shì)使得通信廠商可以把一些核心功能放到DSP中去處理,只把一些高速數(shù)據(jù)傳輸?shù)墓δ苡肍PGA來(lái)實(shí)現(xiàn),F(xiàn)PGA在通信核心功能的應(yīng)用市場(chǎng)縮小,而被擠壓的部分恰好是中高端FPGA產(chǎn)品;其次,SoC的應(yīng)用推動(dòng)內(nèi)嵌CPU/DSP核的ASIC開(kāi)發(fā),多核CPU/DSP架構(gòu)加硬件加速器的架構(gòu)同樣可以在ASIC中實(shí)現(xiàn),雖然其DSP的功能比高端DSP產(chǎn)品弱,但也能滿足通信設(shè)備廠商的需求;另外,介于FPGA和ASIC之間的技術(shù)的結(jié)構(gòu)化ASIC(eASIC)也利用其開(kāi)發(fā)周期短和成本低的優(yōu)點(diǎn)開(kāi)始擠占低成本FPGA的市場(chǎng)。
評(píng)論