新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于DSP的調(diào)幅廣播信號監(jiān)測系統(tǒng)

基于DSP的調(diào)幅廣播信號監(jiān)測系統(tǒng)

作者:黃海 崔玉姣 寇治剛 西安電子科技大學(xué)電子工程學(xué)院 時間:2009-11-09 來源:電子產(chǎn)品世界 收藏

  器件選擇

本文引用地址:http://www.butianyuan.cn/article/99683.htm

  A/D轉(zhuǎn)換器是整個監(jiān)測系統(tǒng)的關(guān)鍵部件,它的性能往往直接影響整個監(jiān)測系統(tǒng)的技術(shù)指標。當(dāng)A/D有效位數(shù)大于12位時量化損失為0.0055dB,其對測量精度的影響可忽略不計。系統(tǒng)選用的A/D轉(zhuǎn)換器為ADI公司的AD9433。輸入AD9433的信號幅度要控制在一定的范圍內(nèi),否則會造成失真,甚至燒毀芯片,所以要在AD9433之前用運放對信號幅度進行調(diào)控。同時根據(jù)信號幅度實時變化的特點,要求所選擇的運放增益可變?;谏鲜鲆笙到y(tǒng)選用ADI公司的線性數(shù)控增益放大器AD8320。

  系統(tǒng)對信號采樣點數(shù)為N=4096,算法采用Hilbert變換解調(diào)求和欠采樣求,所以每計算100次和1次所需要的運算量大概為:

  

  本系統(tǒng)選用ADI公司SHARC系列的A-21262作為數(shù)據(jù)處理芯片。

  根據(jù)A-21262性能可估算出系統(tǒng)完成一次測量所需要的時間大概為800μs,完成一次測量所需要的時間大概為10ms,可以滿足系統(tǒng)實時性要求。

  在總線控制模塊中,系統(tǒng)選用Altera公司Cyclone II系列中的EP2C8Q208C8 FPGA芯片。

  PCI接口模塊選用PLX公司的PCI總線控制芯片PC19054。

  結(jié)語

  本文介紹了一種基于信號監(jiān)測系統(tǒng),采用了數(shù)字信號處理的方法,與模擬監(jiān)測技術(shù)相比處理更加靈活、測量精度更高、并且大大提高了系統(tǒng)的可靠性。本系統(tǒng)已成功應(yīng)用于實踐,經(jīng)過實踐檢查,載波頻率測量精度達到1Hz,調(diào)幅度測量精度達到3%,測量效果滿足實際需要。

  參考文獻:

  [1]. 胡廣書. 數(shù)字信號處理[M]. 北京: 清華大學(xué)出版社, 2006

  [2]. 劉書明, 羅軍輝. ADSP SHARC系列DSP應(yīng)用系統(tǒng)設(shè)計[M]. 北京: 電子工業(yè)出版社, 2003

  [3]. 蘇濤等. 高性能DSP與高速實時信號處理[M]. 西安: 西安電子科技大學(xué)出版社, 2002

  [4]. 程繼興, 吳樂南, 張仕元. 數(shù)字系統(tǒng)中包絡(luò)檢波方法研究[M]. 電子工程師. 2003(6)

  [5]. 吳繼華, 王誠. 設(shè)計與驗證:Verilog HDL[M]. 北京: 人民郵電出版社, 2006

  [6]. EDA先鋒工作室.Altera FPGA/CPLD設(shè)計(基礎(chǔ)篇)[M]. 北京: 人民郵電出版社, 2005


上一頁 1 2 3 4 5 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉