>> 返回首頁
  >> 背景介紹
  >> 評選規(guī)則
  >> 評選流程
  >> 廠商報名
  >> 評選投票
  >> 結果公布
>> 往屆回顧
  >> 聯(lián)系我們
  >> 來稿要求
  >> 頒獎典禮

贊助企業(yè):

獎品贊助:





評選類別 最佳混合信號芯片
產品名稱 Silicon Labs Si537x時鐘IC
產品簡介

2011年5月, Silicon Laboratories推出業(yè)界首顆最佳性能、最高集成度的時鐘IC,以應對具備復雜時鐘要求的高速光傳輸網絡(OTN)應用。利用Silicon Labs專利的DSPLL?技術,新推出的Si5374和Si5375是業(yè)界第一款集成了四個獨立高性能鎖相回路(PLL)的單芯片時鐘IC,它所提供的PLL集成是其它競爭解決方案的兩倍,抖動則低了40%。

OTN是下一代協(xié)議(ITU G.8251和G.709),以更具效率的方式在光網絡上提供多樣化的服務,成為邊緣路由器、波分復用(WDM)傳輸裝置、電信級以太網和多重服務平臺的理想解決方案。OTN應用面臨了復雜的時鐘挑戰(zhàn),因為它需要多個非整數相關(non-integer-related)頻率的低抖動時鐘。Silicon Labs Si537x元器件有四重DSPLL,可產生多達八個低抖動輸出時鐘,簡化任何協(xié)議、任意端口的10G、40G和100G OTN線卡設計。

DSPLL時鐘倍頻器可分別配置,并可從2 kHz - 710 MHz的輸入產生從2 kHz - 808 MHz的任意頻率。這種優(yōu)異的頻率彈性可降低多協(xié)議OTN線路卡的成本與復雜度,因為它把多重抖動消除時鐘IC的需求降到最低。Si537x元器件具備業(yè)界領先的0.4ps抖動性能,其彈性DSPLL架構可簡化高速PHY參考時鐘。因此,OTU3和OTU4的應用便無需使用分立式基于VCXO的PLL。

Si537x元器件不需要分隔上行低帶寬PLL,即可精準地鎖定間隔的時鐘輸入,而這也是OTN線路卡對時鐘的重要要求。其它的電信級功能還包括可與SONET兼容的抖動峰值(最大為0.1 dB),創(chuàng)新的無中斷切換能力則能將參考切換時的輸出時鐘相位瞬變降到最低,其所產生的相位瞬變較其它競爭解決方案小25倍。每個DSPLL引擎都具備完全集成的回路濾波器,可支持低至4 Hz的使用者編程帶寬,得以一并達成漂移過濾和抖動衰減,并可針對每個波段來配置。

參選公司簡介

Silicon Laboratories是高性能模擬與混合信號IC領導廠商,由世界頂尖工程團隊開發(fā)種類豐富的高集成度專利解決方案,并銷售至全球各地客戶端。Silicon Laboratories不斷推出CMOS工藝的最佳混合信號產品,所采用的先進架構可簡化客戶的設計程序,加快新產品上市時間。

Silicon Laboratories持續(xù)擴大產品線,同時不斷進軍新市場,提供客戶創(chuàng)新的解決方案,公司目標是為客戶提供最獨特的解決方案來簡化他們的設計和制造程序,幫助他們提升產品性能、縮小體積和減少元器件用料。

產品圖片  
Copyright ©2010 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.