>> 返回首頁(yè)
  >> 背景介紹
  >> 評(píng)選規(guī)則
  >> 評(píng)選流程
  >> 廠商報(bào)名
  >> 評(píng)選投票
  >> 結(jié)果公布
>> 往屆回顧
  >> 聯(lián)系我們
  >> 來(lái)稿要求
  >> 頒獎(jiǎng)典禮

贊助企業(yè):

獎(jiǎng)品贊助:





評(píng)選類別 最佳FPGA
產(chǎn)品名稱 Altera Stratix V FPGAs
產(chǎn)品簡(jiǎn)介

產(chǎn)品特點(diǎn)和描述 (Innovation Outline) :
Altera Stratix V FPGA通過(guò)這些工藝和特殊架構(gòu)技術(shù)創(chuàng)新,解決了帶寬,成本,和功耗上的挑戰(zhàn),從而幫助用戶取得以下技術(shù)優(yōu)勢(shì):
- 利用高效低功耗收發(fā)器突破帶寬限制
? 集成28G和14.1-Gbps收發(fā)器,相對(duì)于前代器件收發(fā)器功耗降低達(dá)50%
? 可接駁多達(dá)6個(gè)72位DDR3存儲(chǔ)器接口,速率可達(dá)1066MHz/2132Mbps
? 2.5TMACs信號(hào)處理性能
? PCI Express Gen3, Gen2, Gen1硬核(hard IP)支持
? 在FPGA內(nèi)核中內(nèi)嵌Hardcopy模塊及收發(fā)器中集成硬核可消除系統(tǒng)瓶頸
- 提高單片集成度,減低成本
? 通過(guò)內(nèi)嵌Hardcopy模塊,籍其相當(dāng)于14.3MASIC門或1.19M邏輯單元的規(guī)模,達(dá)到倍增器件密度而無(wú)損成本以及功耗指標(biāo)。
? 部分重配置(partial reconfiguration)技術(shù)允許用戶減小設(shè)計(jì)尺寸,節(jié)省制板面積,成本及功耗
? 小數(shù)鎖相環(huán)(fPLL)增加了時(shí)鐘靈活性,并可替代外置VCXO
? 收發(fā)器集成了電散射補(bǔ)償(EDC)功能,無(wú)需外置PHY來(lái)接駁光模塊
- 取得極度的靈活性
? 部分重配置使得用戶可以在運(yùn)行中改變內(nèi)核功能
? 收發(fā)器動(dòng)態(tài)重配置可以方便的支持多個(gè)協(xié)議/速率,或改變PMA設(shè)置
? 通過(guò)協(xié)議配置(CvP)功能利用設(shè)計(jì)中原有的PCI Express通道加載/更新FPGA,減小板級(jí)設(shè)計(jì)復(fù)雜度
- 降低系統(tǒng)功耗:Stratix V利用以下關(guān)鍵技術(shù)取得相對(duì)前代產(chǎn)品30%的總功耗降低
? 可編程功耗技術(shù)
? TSMC 28HP工藝優(yōu)化
? 0.85-V核電壓
? 部分重配置
? 內(nèi)嵌Hardcopy模塊和收發(fā)器集成硬核
? Altera在Stratix V FPGA中的技術(shù)創(chuàng)新在確保成本和功耗符合預(yù)算的前提下滿足更高的帶寬需求,借以超越摩爾定律的限制。

參選公司簡(jiǎn)介

Altera公司(NASDAQ: ALTR)是可編程邏輯解決方案的倡導(dǎo)者,幫助系統(tǒng)和半導(dǎo)體公司快速高效地實(shí)現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢(shì),贏得市場(chǎng)競(jìng)爭(zhēng)。Altera的FPGA、CPLD和HardCopy? ASIC結(jié)合軟件工具、知識(shí)產(chǎn)權(quán)和客戶支持,為全世界13,000多名客戶提供非常有價(jià)值的可編程解決方案。Altera成立于1983年,2010年年度收益達(dá)到19.5億美元。Altera總部位于加州圣何塞,擁有分布在19個(gè)國(guó)家的2,600多名員工

產(chǎn)品圖片  
Copyright ©2010 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.