首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >>  xilinx

Xilinx變身平臺公司,面向數(shù)據(jù)中心和AI推出自適應(yīng)平臺

  •   Xilinx開發(fā)者大會(huì)(XDF)日前在京舉行,公司新總裁兼首席執(zhí)行官Victor Peng先生親臨會(huì)場,介紹了Xilinx(賽靈思)的戰(zhàn)略及轉(zhuǎn)型成果?! ictor說,他喜歡不斷設(shè)定目標(biāo),然后為此調(diào)整和轉(zhuǎn)變,去實(shí)現(xiàn)這個(gè)目標(biāo)。Xilinx現(xiàn)在不再定位為FPGA公司,而是定位為平臺公司,并宣布了一個(gè)全新的品類,即自適應(yīng)加速平臺ACAP?! ∫?yàn)殡S著數(shù)據(jù)爆炸,傳統(tǒng)市場和業(yè)務(wù)都受到了顛覆,而且還出現(xiàn)了人工智能,人們要以更加迅速地變化來滿足不斷變化的要求和標(biāo)準(zhǔn)。所以就像自然界能夠適應(yīng)環(huán)境的物種一樣,在數(shù)字世界
  • 關(guān)鍵字: Xilinx  FPGA  

Xilinx推出首款新類別平臺—— Versal : 利用軟件可編程性與可擴(kuò)展的 AI 推斷技術(shù)支持快速創(chuàng)新

  •   賽靈思開發(fā)者大會(huì) (XDF) —自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)首席執(zhí)行官 Victor Peng 宣布推出 Versal? – 業(yè)界首款自適應(yīng)計(jì)算加速平臺 (Adaptive Compute Acceleration Platform ,ACAP),從而為所有的開發(fā)者開發(fā)任何應(yīng)用開啟了一個(gè)快速創(chuàng)新的新時(shí)代。Versal ACAP 整合標(biāo)量處理引擎、自適應(yīng)硬件引擎和智能引擎以及前沿的存儲器和接口技術(shù),能為所有的應(yīng)用提供強(qiáng)大的異構(gòu)加速功能。不過,最重要的是, Vers
  • 關(guān)鍵字: Xilinx,Versal  

Xilinx 推出全球最快的數(shù)據(jù)中心和AI加速器卡

  •   自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))今天推出了功能強(qiáng)大的加速器卡——Alveo,用來大幅提升云端和本地?cái)?shù)據(jù)中心中業(yè)界標(biāo)準(zhǔn)服務(wù)器的性能。利用 Alveo,客戶在運(yùn)行實(shí)時(shí)機(jī)器學(xué)習(xí)推斷以及視頻處理、基因組學(xué)、數(shù)據(jù)分析等關(guān)鍵的數(shù)據(jù)中心應(yīng)用時(shí),有望以較低時(shí)延實(shí)現(xiàn)突破性的性能提升。Alveo? U200 和 Alveo U250 由 Xilinx? UltraScale+? FPGA 提供強(qiáng)勁動(dòng)力,現(xiàn)已開始接受量產(chǎn)訂單。與所有賽靈思技術(shù)一樣,客戶能對硬
  • 關(guān)鍵字: Xilinx  Alveo   

云端實(shí)時(shí)視頻流解決方案由賽靈思與華為率先在華提出

  •   2018年10月12日,華為全聯(lián)接大會(huì)在上海召開,此次大會(huì)上自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)、華為和 NGCodec宣布開發(fā)中國首款云端高效率視頻編碼 (HVEC) 解決方案。Xilinx開發(fā)了高度靈活的自適應(yīng)處理平臺,可以為從端到邊緣再到云的各種應(yīng)用的快速創(chuàng)新提供強(qiáng)大支持,它為此次方案的提出出了不少力。該解決方案獨(dú)家采用賽靈思 Virtex UltraScale+? FPGA 和 NGCodec 的全新 H.265 視頻編碼器。賽靈思 FPGA 助力 NGCode
  • 關(guān)鍵字: Xilinx  FPGA  

FPGA工作原理與簡介

  •   FPGA工作原理與簡介  如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點(diǎn)?! ∮捎贔PGA需要被反復(fù)燒寫,它實(shí)現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過固定的與非門來完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級FPGA采用Flash或者熔絲與反熔
  • 關(guān)鍵字: FPGA  Xilinx  Altera  

從設(shè)置、加載、啟動(dòng)看Xilinx FPGA配置流程

  •   盡管FPGA的配置模式各不相同,但整個(gè)配置過程中FPGA的工作流程是一致的,分為三個(gè)部分:設(shè)置、加載、啟動(dòng)。  復(fù)位結(jié)束配置開始  有多種方式使FPGA的配置進(jìn)入這一過程。在上電時(shí),電壓達(dá)到FPGA要求之前,F(xiàn)PGA的上電復(fù)位模塊將使FPGA保持在復(fù)位狀態(tài);外部控制PROG_B引腳出現(xiàn)一個(gè)低脈沖也可以使FPGA保持在復(fù)位狀態(tài)?! ∏宄渲么鎯?nèi)容  這一步稱為初始化,當(dāng)FPGA復(fù)位結(jié)束,配置存儲器的內(nèi)容會(huì)被自動(dòng)清除。在這個(gè)步驟中,除配置專用接口外,F(xiàn)PGA I/O均被置于高阻態(tài)。在整個(gè)初始化過程中,I
  • 關(guān)鍵字: Xilinx  FPGA  

如何使用Xilinx中ise原語?

  • 1、IBUFGDS輸入全局時(shí)鐘及DCM分頻使用:IBUFGDS #(.DIFF_TERM(FALSE), // DifferenTIal TerminaTIon (Virtex-4/5, Spartan-3E/3A).IOSTANDARD(DEF
  • 關(guān)鍵字: IBUFGDS  Xilinx  賽靈思  

總結(jié)LX110T的板子上跑demo的時(shí)候遇到的一些錯(cuò)誤的解決辦法

  • 前一段時(shí)間在玩xilinx送我在跑XUPV5-LX110T,首先跑xilinx給出的XUPV5-LX110T的demo設(shè)計(jì),結(jié)果發(fā)現(xiàn)遇到了一些錯(cuò)誤但是自己在網(wǎng)上發(fā)現(xiàn)很少有答案,就把
  • 關(guān)鍵字: LX110T  DEMO  Xilinx  

ZYNQ器件的啟動(dòng)配置方法解讀

  • 無任是用CPU作為系統(tǒng)的主要器件,還是用FPGA作為系統(tǒng)的主要器件,系統(tǒng)設(shè)計(jì)中首先要考慮到的問題就是處理器的啟動(dòng)加載問題。XILINX推出的ZYNQ可擴(kuò)展處理
  • 關(guān)鍵字: Xilinx  賽靈思  FPGA  

如何將System generator與MATLAB進(jìn)行匹配?

  • system generator是xilinx公司的系統(tǒng)級建模工具,它是擴(kuò)展mathworks公司的MATLAB下面的simulink平臺,添加了XILINX FPGA專用的一些模塊。加速簡化了
  • 關(guān)鍵字: Xilinx  賽靈思  Matlab  

Xilinx宣布收購深鑒科技,具體金額未對外披露

  • 賽靈思于2018年7月18日宣布完成對深鑒科技的收購
  • 關(guān)鍵字: Xilinx  深鑒科技  FPGA   

Enea在上海世界移動(dòng)大會(huì)上演示基于Xilinx Zynq UltraScale +的Linux實(shí)時(shí)加速解決方案

  •   Enea?(NASDAQ OMX Nordic:ENEA)今天宣布將于6月27日至29日在上海移動(dòng)世界大會(huì)上演示實(shí)時(shí)加速Linux解決方案, 該解決方案適用于5G和C-RAN(Cloud-RAN)場景,并通過高效的硬件利用率,廠商可實(shí)現(xiàn)降低CAPEX并提高性能。 該演示是基于Xilinx Zynq UltraScale +平臺的參考設(shè)計(jì)?! ∷菔镜慕鉀Q方案展現(xiàn)出標(biāo)準(zhǔn)Linux環(huán)境與OSE RTOS實(shí)時(shí)域相結(jié)合。這完全符合無線接入網(wǎng)絡(luò)(RAN)中的運(yùn)行時(shí)需求,在底層功能需具備確定性和高性能,同時(shí)具備更
  • 關(guān)鍵字: Xilinx  Zynq   

深度觀察,賽靈思新任全球總裁的三把火

  • 2018年一月,賽靈思迎來了第四任總裁Victor Peng。Victor Peng此前擔(dān)任賽靈思COO(首席運(yùn)營官),負(fù)責(zé)賽靈思公司全球銷售、產(chǎn)品和垂直市場、產(chǎn)品的開發(fā)以及全球運(yùn)營和質(zhì)量工作。在此之前,他曾任賽靈思產(chǎn)品執(zhí)行副總裁兼總經(jīng)理,負(fù)責(zé)公司產(chǎn)品組合與差異性技術(shù)的定義、開發(fā)以及產(chǎn)品市場營銷,實(shí)現(xiàn)了連續(xù)三代核心產(chǎn)品的領(lǐng)先地位,于2017年10月成為董事會(huì)成員之一。
  • 關(guān)鍵字: Xilinx  FPGA  ACAP  

Xilinx推出革命性的新型自適應(yīng)計(jì)算產(chǎn)品

  •   自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.),今天宣布推出一款超越FPGA功能的突破性新型產(chǎn)品,名為ACAP(Adaptive?Compute?Acceleration?Platform,自適應(yīng)計(jì)算加速平臺)。ACAP?是一個(gè)高度集成的多核異構(gòu)計(jì)算平臺,能根據(jù)各種應(yīng)用與工作負(fù)載的需求從硬件層對其進(jìn)行靈活修改。ACAP?可在工作過程中進(jìn)行動(dòng)態(tài)調(diào)節(jié)的自適應(yīng)能力,實(shí)現(xiàn)了?CPU?與?GPU&nb
  • 關(guān)鍵字: Xilinx  ACAP   

Xilinx CEO 描繪公司新愿景與戰(zhàn)略藍(lán)圖

  •   自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.)總裁兼首席執(zhí)行官(CEO)Victor?Peng?,今天揭示了公司的未來愿景與戰(zhàn)略藍(lán)圖。Peng?的愿景旨在為賽靈思帶來新發(fā)展、新技術(shù)和新方向,打造“自適應(yīng)計(jì)算加速平臺”。在該世界中,賽靈思將超越?FPGA?的局限,推出高度靈活且自適應(yīng)的全新處理器及平臺產(chǎn)品系列,為用戶從端點(diǎn)到邊緣再到云端多種不同技術(shù)的快速創(chuàng)新提供支持?! D一?賽靈思CEO?Victor
  • 關(guān)鍵字: Xilinx  FPGA   
共721條 3/49 « 1 2 3 4 5 6 7 8 9 10 » ›|

 xilinx介紹

您好,目前還沒有人創(chuàng)建詞條 xilinx!
歡迎您創(chuàng)建該詞條,闡述對 xilinx的理解,并與今后在此搜索 xilinx的朋友們分享。    創(chuàng)建詞條

熱門主題

 Xilinx    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473