首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 保持電路

低漂移取樣—保持電路

積分取樣保持電路

數(shù)字式峰值取樣保持電路

13bit 40MS/s流水線ADC中的采樣保持電路設(shè)計(jì)

  • 本文對流水線ADC的采樣保持電路的結(jié)構(gòu)以及主要模塊如增益提高型運(yùn)算放大器電路、共模反饋電路和開關(guān)電路進(jìn) ...
  • 關(guān)鍵字: 13bit  流水線  ADC  采樣  保持電路  

全差分BiCMOS采樣/保持電路仿真設(shè)計(jì)

  • 0 引言隨著數(shù)字技術(shù)、微機(jī)和模數(shù)轉(zhuǎn)換技術(shù)的研究與進(jìn)展,作為模擬和數(shù)字信號接口電路的模數(shù)轉(zhuǎn)換器(ADC)得到了廣泛應(yīng)用。由于ADc中的重要組成單元――采樣/保持(S/H)電路的精度和速度直接決定ADC的性能,所以設(shè)計(jì)高
  • 關(guān)鍵字: BiCMOS  全差分  采樣  保持電路    

Maxim推出業(yè)內(nèi)最小的快速采樣/保持IC

  •   Maxim推出采用2mm x 2mm µDFN封裝的快速采樣/保持電路DS1843。該器件可以通過其差分輸入在低于300ns時間內(nèi)采集信號,并在輸出端保持長達(dá)100µs。低輸入失調(diào)電壓(約5mV)保證了精確的測量。DS1843包含差分、高速、開關(guān)電容輸入采樣級;失調(diào)清零電路;以及輸出緩沖器。通過這種集成架構(gòu),該款I(lǐng)C與分立方案相比節(jié)省了相當(dāng)大的電路板空間。DS1843優(yōu)化用于GPON OLT系統(tǒng),配合外部檢測電阻實(shí)現(xiàn)突發(fā)模式RSSI測量。   DS1843工作在-40&d
  • 關(guān)鍵字: Maxim  保持電路  DS1843  
共6條 1/1 1

保持電路介紹

您好,目前還沒有人創(chuàng)建詞條保持電路!
歡迎您創(chuàng)建該詞條,闡述對保持電路的理解,并與今后在此搜索保持電路的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473