首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 信號設(shè)計(jì)

基于FPGA的34位串行編碼信號設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:為實(shí)現(xiàn)某專用接口裝置的接口功能檢測,文中詳細(xì)地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設(shè)計(jì)了該類型編碼的接收、發(fā)送電路。重點(diǎn)分析了電路各模塊的設(shè)計(jì)思路。電路采用SOPC模塊作為中心控制器,設(shè)計(jì)
  • 關(guān)鍵字: FPGA  串行  編碼  信號設(shè)計(jì)    

二次雷達(dá)系統(tǒng)干擾等問題的解決方法

共2條 1/1 1

信號設(shè)計(jì)介紹

您好,目前還沒有人創(chuàng)建詞條信號設(shè)計(jì)!
歡迎您創(chuàng)建該詞條,闡述對信號設(shè)計(jì)的理解,并與今后在此搜索信號設(shè)計(jì)的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473