雙口ram 文章 進(jìn)入雙口ram技術(shù)社區(qū)
基于面積的實(shí)現(xiàn)和基于速度的實(shí)現(xiàn)-兩種YUV分離的FPGA的實(shí)現(xiàn)方式
- 速度與面積的互換一直是基于FPGA設(shè)計(jì)中的一個(gè)不變的主題,在此介紹了兩種YUV分離的FPGA的實(shí)現(xiàn)方式:基于面積的實(shí)現(xiàn)和基于速度的實(shí)現(xiàn)。前者僅用一片雙口RAM串行,實(shí)現(xiàn)了YUV分離數(shù)據(jù)的輸出;后者利用流水線的思想,基于兩片雙口RAM之間的乒乓操作,完成了模塊的設(shè)計(jì)。通過Verilog HDL對(duì)兩種方法進(jìn)行了實(shí)現(xiàn),并利用ModelSim完成了模塊仿真。通過對(duì)比發(fā)現(xiàn),二者各有優(yōu)勢:前者消耗硬件資源與面積較后者有很大改進(jìn);后者對(duì)提高整體系統(tǒng)實(shí)時(shí)性具有重大意義。因此,兩種實(shí)現(xiàn)方式從兩個(gè)角度為YUV的分離存儲(chǔ)提供了
- 關(guān)鍵字: YUV分離 雙口RAM 乒乓操作流水
基于雙口RAM核監(jiān)測數(shù)字示波器設(shè)計(jì)研究
- 摘要:在核監(jiān)測中,常將各種傳感器輸出的信號(hào)通過A/D轉(zhuǎn)換器轉(zhuǎn)換為數(shù)字信號(hào),然后利用數(shù)字信號(hào)處理技術(shù)對(duì)各種核信號(hào)進(jìn)行數(shù)字處理。為了準(zhǔn)確測量核信號(hào)數(shù)字波形的各種參數(shù),對(duì)基于FPGA雙口RAM的數(shù)字示波器進(jìn)行了設(shè)計(jì)和
- 關(guān)鍵字: 核脈沖 數(shù)字示波器 數(shù)字波形 FPGA 雙口RAM
基于PCI總線的四通道CAN通訊卡的設(shè)計(jì)
- 摘要:為了完成核電現(xiàn)場I/O模塊和控制站之間的數(shù)據(jù)傳輸,設(shè)計(jì)了一種基于PCI總線的四通道CAN通訊卡,每個(gè)CAN通道連接32個(gè)單通道I/O模塊,每隔25 ms采集I/O模塊的數(shù)據(jù)一次,該系統(tǒng)的數(shù)據(jù)采集總量為400個(gè)模擬量和112個(gè)
- 關(guān)鍵字: PCI總線 數(shù)據(jù)采集CAN通訊 雙口RAM
嵌入式LonWorks網(wǎng)絡(luò)智能網(wǎng)關(guān)設(shè)計(jì)
- 嵌入式LonWorks網(wǎng)絡(luò)智能網(wǎng)關(guān)設(shè)計(jì),摘要:為了解決LonWorks設(shè)備現(xiàn)場智能控制及遠(yuǎn)程監(jiān)控的需要,提出了通過嵌入式網(wǎng)關(guān)實(shí)現(xiàn)LON網(wǎng)和以太網(wǎng)協(xié)議的轉(zhuǎn)換方案。本網(wǎng)關(guān)采用電力線收發(fā)器PL3150和帶有以太網(wǎng)控制器的微處理器LPC1778分別實(shí)現(xiàn)LonWorks網(wǎng)絡(luò)和以太網(wǎng)
- 關(guān)鍵字: LonWorks 嵌入式網(wǎng)關(guān) Web服務(wù) ARM LwIP 雙口RAM
一種基于FPGA的在線監(jiān)控系統(tǒng)設(shè)計(jì)
- 在SoC系統(tǒng)的設(shè)計(jì)及使用過程中,對(duì)其內(nèi)部行為的實(shí)時(shí)監(jiān)控十分重要,目前普遍通過監(jiān)控端和目標(biāo)系統(tǒng)間的監(jiān)控信息通信來實(shí)現(xiàn),UART常用作通信信道。 目標(biāo)SoC系統(tǒng)常使用中斷方式或輪詢方式獲取監(jiān)控通信數(shù)據(jù)包,對(duì)其解析并進(jìn)行相應(yīng)數(shù)據(jù)操作后回復(fù)應(yīng)答信息。中斷方式中SoC需完成保存中斷現(xiàn)場、調(diào)用中斷服務(wù)程序、恢復(fù)現(xiàn)場系列任務(wù),上下文的切換占據(jù)了系統(tǒng)額外開銷;輪詢方式中,系統(tǒng)定時(shí)檢查設(shè)備請(qǐng)求,若有數(shù)據(jù)到達(dá)則調(diào)用相應(yīng)處理程序,固定的輪詢周期增加了數(shù)據(jù)等待處理時(shí)間,數(shù)據(jù)量較小時(shí)頻繁查詢?cè)斐蓪?duì)CPU資源的浪費(fèi)。
- 關(guān)鍵字: FPGA 在線監(jiān)控 雙口RAM
TMS320C31和80C196雙CPU構(gòu)成的高速實(shí)時(shí)控制
- TMS320C31和80C196雙CPU構(gòu)成的高速實(shí)時(shí)控制,介紹了采用TMS320C31和80C196雙CPU構(gòu)成的高速實(shí)時(shí)控制系統(tǒng)的基本構(gòu)成,給出了TMS320C31、80C196與雙口RAM IDT7140之間的接口電路,IDT公司雙口RAM系列的中斷邏輯設(shè)計(jì)以及DPS與80C196之間采用雙口RAM進(jìn)行高速數(shù)據(jù)通信的
- 關(guān)鍵字:
DSP 雙口RAM 高速實(shí)時(shí) 中斷
DSP也稱數(shù)字信號(hào)處理器。TMS320C31是TI公司的第三DSP芯片
它的基本結(jié)構(gòu)包括:(1)程序文憑間與數(shù)據(jù)空間分開的總線結(jié)構(gòu) 可以對(duì)程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器這兩個(gè)獨(dú)立的存儲(chǔ)器進(jìn)行獨(dú)立編址、獨(dú)立訪問 (2)流水線結(jié)構(gòu) 以三級(jí)流水線操作為例 在每個(gè)指令周期內(nèi) 三條不同的指令都處于激活狀態(tài) 但處于不同的階段 分別為取指、譯碼和執(zhí)行 (3)專用的硬件乘法器 使乘法可以在單周期內(nèi)完成 (4)特殊的DSP指令 (5)快速的指令周期 可以達(dá)到33.3ns 即每秒能執(zhí)行
雙口RAM在組合導(dǎo)航系統(tǒng)中的應(yīng)用
- 雙口RAM在組合導(dǎo)航系統(tǒng)中的應(yīng)用,導(dǎo)航系統(tǒng)是負(fù)責(zé)將載體從起始點(diǎn)引導(dǎo)到目的地的系統(tǒng)裝置。近年來,隨著計(jì)算機(jī)技術(shù)和衛(wèi)星通信技術(shù)的發(fā)展和實(shí)際應(yīng)用,使得導(dǎo)航系統(tǒng)的精確性和可靠性達(dá)到了更高的要求,促使導(dǎo)航系統(tǒng)向綜合化和容錯(cuò)化方向發(fā)展,進(jìn)而發(fā)展了
- 關(guān)鍵字: 系統(tǒng) 應(yīng)用 導(dǎo)航 組合 RAM 雙口 雙口RAM TMS320VC33 TMS320F240 組合導(dǎo)航系統(tǒng) CY7C028
雙口ram介紹
雙口RAM 是在一個(gè)SRAM 存儲(chǔ)器上具有兩套完全獨(dú)立的數(shù)據(jù)線、地址線和讀寫控制線,并允許兩個(gè)獨(dú)立的系統(tǒng)同時(shí)對(duì)該存儲(chǔ)器進(jìn)行隨機(jī)性的訪問。即共享式多端口存儲(chǔ)器。
雙口RAM最大的特點(diǎn)是存儲(chǔ)數(shù)據(jù)共享。一個(gè)存儲(chǔ)器配備兩套獨(dú)立的地址、數(shù)據(jù)和控制線,允許兩個(gè)獨(dú)立的CPU或控制器同時(shí)異步地訪問存儲(chǔ)單元。因?yàn)閿?shù)據(jù)共享,就必須存在訪問仲裁控制。內(nèi)部仲裁邏輯控制提供以下功能:對(duì)同一地址單元訪問的時(shí)序控制;存 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473