首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 技巧

LED驅(qū)動(dòng)設(shè)計(jì)5大技巧要領(lǐng)

  • 1、芯片發(fā)熱這主要針對(duì)內(nèi)置電源調(diào)制器的高壓驅(qū)動(dòng)芯片。假如芯片消耗的電流為2mA,300V的電壓加在芯片上面,芯片的功耗為0.6W,當(dāng)然會(huì)引起芯片的發(fā)熱。驅(qū)動(dòng)芯片的最大電流來自于驅(qū)動(dòng)功率mos管的消耗,簡(jiǎn)單的計(jì)算公式為
  • 關(guān)鍵字: 要領(lǐng)  技巧  設(shè)計(jì)  驅(qū)動(dòng)  LED  

漏極電壓及電流的測(cè)量技巧

  •  我們將以12 W 通用輸入恒壓適配器為例進(jìn)行講解,該適配器使用TinySwitchreg;-III 器件設(shè)計(jì)而成?! ∷柙O(shè)備  要完成本課程,您需要準(zhǔn)備好一個(gè)功能完備的電源和一組標(biāo)準(zhǔn)測(cè)試設(shè)備。與電力電子裝置配合使用的標(biāo)準(zhǔn)
  • 關(guān)鍵字: 技巧  測(cè)量  電流  電壓  

FPGA/CPLD設(shè)計(jì)思想與技巧

  • FPGA/CPLD設(shè)計(jì)思想與技巧,  本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作中取得事半功倍的效果?!?/li>
  • 關(guān)鍵字: 技巧  設(shè)計(jì)思想  FPGA/CPLD  

RF電路板分區(qū)設(shè)計(jì)中PCB布局布線技巧

  •   今天的蜂窩電話設(shè)計(jì)以各種方式將所有的東西集成在一起,這對(duì)RF電路板設(shè)計(jì)來說很不利。現(xiàn)在業(yè)界競(jìng)爭(zhēng)非常激烈,人人都在找辦法用最小的尺寸和最小的成本集成最多的功能。模擬、數(shù)字和RF電路都緊密地?cái)D在一起,用來
  • 關(guān)鍵字: 布局  布線  技巧  PCB  設(shè)計(jì)  電路板  分區(qū)  RF  

獲取較高的低壓輸出精度小技巧

  •  輸出電壓在不斷下降,而穩(wěn)壓要求卻變得越來越高,對(duì)于設(shè)計(jì)者來說,適當(dāng)?shù)男〖记煽梢允谷蝿?wù)不像其表面看起來那么難。即使必須要使用1%或更大的容差電阻來進(jìn)行設(shè)計(jì),我們?nèi)匀豢梢缘玫椒浅>_的輸出電壓?! D1顯示
  • 關(guān)鍵字: 技巧  精度  輸出  低壓  獲取  

利用布線技巧提高嵌入式系統(tǒng)PCB的信號(hào)完整性

  • 利用布線技巧提高嵌入式系統(tǒng)PCB的信號(hào)完整性,針對(duì)嵌入式系統(tǒng)PCB高頻環(huán)境引發(fā)的信號(hào)完整性問題,提出合理布線來抑制它的方法。通過對(duì)各種信號(hào)完整性現(xiàn)象的分析,并對(duì)傳輸線、過孔以及拐角的電氣特性進(jìn)行建模說明,歸結(jié)出一些在PCB設(shè)計(jì)中利用布線技巧提高信號(hào)完整性的方法,具有實(shí)際的參考價(jià)值。
  • 關(guān)鍵字: PCB  信號(hào)  完整性  系統(tǒng)  嵌入式  布線  技巧  提高  利用  

加強(qiáng)ESD保護(hù)的技巧

  • 在本文章中,我們將介紹各種技巧,電路板設(shè)計(jì)者可以用它們幫助自己實(shí)現(xiàn)設(shè)計(jì)所需的ESD等級(jí),從而保證所選的ESD保護(hù)器件能夠通過在系統(tǒng)ESD測(cè)試?! ?br />  圖1  背景  現(xiàn)代電子設(shè)備(從LCD電視到手機(jī))使用的很多芯
  • 關(guān)鍵字: 技巧  保護(hù)  ESD  加強(qiáng)  

數(shù)碼相機(jī)電池重組技巧分析

  •  在最開始的半年里,隨著照相機(jī)使用時(shí)間的延長(zhǎng),有一種不愉快的現(xiàn)象始終纏繞著我。這個(gè)現(xiàn)象就是照相機(jī)在使用的過程中會(huì)突然關(guān)機(jī),我重新開機(jī)后又一切回復(fù)正常。剛開始,這個(gè)現(xiàn)象出現(xiàn)的概率并不大,后來隨著時(shí)間的推
  • 關(guān)鍵字: 分析  技巧  重組  電池  數(shù)碼相機(jī)  

內(nèi)聯(lián)匯編的技巧

  • 內(nèi)聯(lián)匯編的技巧,  有時(shí)我們的程序需要一些很高的執(zhí)行效率或者執(zhí)行系統(tǒng)底層的功能模塊,這些關(guān)鍵的部分我們可以采用內(nèi)聯(lián)匯編直接插入?yún)R編指令來達(dá)到我們的要求,以下是幾個(gè)技巧與大家共同探討.  1.內(nèi)聯(lián)匯編嵌入VC語(yǔ)句:  在VC中內(nèi)
  • 關(guān)鍵字: 技巧  匯編  內(nèi)聯(lián)  

馬達(dá)設(shè)計(jì)原理及技巧

  • 現(xiàn)今的可調(diào)速驅(qū)動(dòng)電路都采用變頻器來調(diào)整輸出電流,以滿足三相馬達(dá)的要求。變頻器的形狀大小通常會(huì)受到應(yīng)用的限制。在許多情況下,電路板與馬達(dá)靠得很近,而馬達(dá)構(gòu)造的高度也會(huì)受限。另外,所用高功率半導(dǎo)體器件的物
  • 關(guān)鍵字: 技巧  原理  設(shè)計(jì)  馬達(dá)  

馬達(dá)設(shè)計(jì)的技巧

  • 現(xiàn)今的可調(diào)速驅(qū)動(dòng)電路都采用變頻器來調(diào)整輸出電流,以滿足三相馬達(dá)的要求。變頻器的形狀大小通常會(huì)受到應(yīng)用的限制。在許多情況下,電路板與馬達(dá)靠得很近,而馬達(dá)構(gòu)造的高度也會(huì)受限。另外,所用高功率半導(dǎo)體器件的物理性質(zhì)和所選封裝的形狀,也要求電路板上有足夠的位置空間。功率半導(dǎo)體開關(guān)工作期間產(chǎn)生的電壓、電流交疊會(huì)造成損耗,必須將其消除。雖然功率耗散問題可以通過加設(shè)散熱片而得到改善,但這也會(huì)限制半導(dǎo)體器件在電路板上的布局安排。
  • 關(guān)鍵字: 技巧  設(shè)計(jì)  馬達(dá)  數(shù)字信號(hào)  

常用FPGA/CPLD四種設(shè)計(jì)技巧

  • 常用FPGA/CPLD四種設(shè)計(jì)技巧,FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識(shí)地利用這些原則指導(dǎo)日
  • 關(guān)鍵字: 技巧  設(shè)計(jì)  FPGA/CPLD  常用  

極低待機(jī)功耗適配器的設(shè)計(jì)技巧及應(yīng)用方案

  • 電源適配器廣泛應(yīng)用于筆記本電腦、游戲機(jī)、打印機(jī)、DSL調(diào)制解調(diào)器和手機(jī)等領(lǐng)域,應(yīng)用規(guī)模非常龐大。而從人們的使用習(xí)慣來看,這些設(shè)備也有相當(dāng)比例的時(shí)間處于輕載或待機(jī)(空載)工作模式。因此,“能源之星”等規(guī)范標(biāo)準(zhǔn)
  • 關(guān)鍵字: 應(yīng)用  方案  技巧  設(shè)計(jì)  功耗  適配器  待機(jī)  

解決復(fù)雜的PCIe鏈接的技巧

  • 解決復(fù)雜的PCIe鏈接的技巧,PCI Express(PCIe)是一個(gè)嵌入式系統(tǒng)普遍采用的接口,提供一些關(guān)鍵的優(yōu)勢(shì)包括自動(dòng)檢測(cè),通道配置,強(qiáng)大的誤差檢測(cè)和糾正,高通道到通道的偏差容許量和低功耗。因?yàn)樵摻涌诘哪芰投喙δ苄?,設(shè)計(jì)師有時(shí)需要調(diào)試錯(cuò)誤的PCIe連接。Reginald介紹了設(shè)計(jì)人員改如何去解決這個(gè)問題。
  • 關(guān)鍵字: 技巧  鏈接  PCIe  復(fù)雜  解決  PCIe  

DC/DC轉(zhuǎn)換器設(shè)計(jì)中接地線的布線技巧

  • 在設(shè)計(jì)印刷線路板時(shí),設(shè)計(jì)工程師都會(huì)仔細(xì)思考銅線的走線方式和元器件的放置問題。如果沒有充分考慮這兩點(diǎn),印刷線路板的效率、最大輸出電流、輸出紋波及其它特性都將會(huì)受到影響。產(chǎn)生這些影響的兩個(gè)主要原因則是地線
  • 關(guān)鍵字: 布線  技巧  接地線  設(shè)計(jì)  轉(zhuǎn)換器  DC/DC  
共105條 6/7 |‹ « 1 2 3 4 5 6 7 »

技巧介紹

您好,目前還沒有人創(chuàng)建詞條技巧!
歡迎您創(chuàng)建該詞條,闡述對(duì)技巧的理解,并與今后在此搜索技巧的朋友們分享。    創(chuàng)建詞條

熱門主題

技巧    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473