首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 時(shí)分

ADS58C48切換模式在時(shí)分通信系統(tǒng)中的應(yīng)用

  • ADS58C48 是德州儀器(Texas Instruments)推出的采樣頻率高達(dá) 200MSPS 的 4 通道 11 位模 數(shù)轉(zhuǎn)換器(ADC),單電源1.8V 工作,總功耗為 0.9W.ADS58C48 采用 SNRBoost3G技術(shù), 140MHz 時(shí)的 SFDR 為 82dBc,支持帶寬高
  • 關(guān)鍵字: 系統(tǒng)  應(yīng)用  通信  時(shí)分  切換  模式  ADS58C48  

基于吉比特收發(fā)器的時(shí)分復(fù)用通信系統(tǒng)設(shè)計(jì)

  • 摘要:為了充分利用光信號(hào)的寬帶寬資源和提高信道利用率,完成線速率為2.5 Gb/s的多路信號(hào)高速傳輸,在FPCA上設(shè)計(jì)并實(shí)現(xiàn)了一種時(shí)分復(fù)用通信系統(tǒng),并對(duì)其功能和性能進(jìn)行了測(cè)試與驗(yàn)證。為了克服普通FPGA傳輸速率低于
  • 關(guān)鍵字: 通信  系統(tǒng)  設(shè)計(jì)  復(fù)用  時(shí)分  比特  收發(fā)器  基于  

FPGA實(shí)現(xiàn)時(shí)分多址的一種改進(jìn)型方法

  • 摘要:利用FPGA實(shí)現(xiàn)時(shí)分多址的方法有很多種,但大多數(shù)方法都對(duì)FPGA芯片資源的占用非常巨大。針對(duì)這一問(wèn)題,提出一種改進(jìn)型方法來(lái)實(shí)現(xiàn)時(shí)分多址。通過(guò)使用FPGA芯片內(nèi)部的雙口隨機(jī)訪問(wèn)存儲(chǔ)器(雙口RAM),利用同一塊RAM采
  • 關(guān)鍵字: FPGA  時(shí)分  多址  改進(jìn)型    

一種改進(jìn)型的時(shí)分多址的實(shí)現(xiàn)方法

  • 隨著現(xiàn)代通信技術(shù)的發(fā)展,各種多址技術(shù)在日常生活中的應(yīng)用正變得越來(lái)越廣泛。所謂多址技術(shù),是指許多用戶同時(shí)使用同一頻譜,采用不同的處理技術(shù),使不同用戶信號(hào)之間互不干擾地被分別接收和解調(diào)。多址技術(shù)分為頻分多
  • 關(guān)鍵字: 方法  實(shí)現(xiàn)  時(shí)分  改進(jìn)型  
共4條 1/1 1
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473