首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 碼速調整

用FPGA實現(xiàn)非標碼速向標準碼速的調整

  • 摘要:本文主要討論了如何利用FPGA可編程芯片實現(xiàn)計算機輸出的異步非標碼速(如9.6k、19.2k、57.6k、115.2k、460.8k等)到其鄰近的標準碼速(如64k、128k、256k、512k)的調整,實現(xiàn)該數(shù)據與通用傳輸系統(tǒng)的適配,以便能進行遠程監(jiān)控。關鍵詞:碼速調整 FPGA 一、概述現(xiàn)在,利用計算機進行異地數(shù)據采集正應用到越來越多的場合,如何高效而低成本地回傳數(shù)據成為一個值得討論的問題。由于計算機輸出的數(shù)據一般都是異步數(shù)據,而且碼率與通信的標準碼率也不一致,如果要利用現(xiàn)有的電信網絡進行傳輸,
  • 關鍵字: 碼速調整  
共1條 1/1 1

碼速調整介紹

您好,目前還沒有人創(chuàng)建詞條碼速調整!
歡迎您創(chuàng)建該詞條,闡述對碼速調整的理解,并與今后在此搜索碼速調整的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473