首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> chirp

Chirp:用聲吶識(shí)別手勢控制智能手表

  • 可穿戴技術(shù)最熱門的設(shè)備之一當(dāng)屬智能手表,但是智能手表有件事情比較令人抓狂,那就是屏幕太小。不過加州大學(xué)伯克利及戴維斯分校的研究人員已經(jīng)開發(fā)出了一種利用超聲波的微型芯片,將這種芯片集成進(jìn)可穿戴設(shè)備后,后者就可以識(shí)別 3D 手勢。屆時(shí)你只要比劃幾下就可以讓它聽從指示了。
  • 關(guān)鍵字: Chirp  智能手表  

基于鎖相環(huán)的Chirp超寬帶信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:在傳統(tǒng)的模擬法產(chǎn)生Chirp超寬帶信號(hào)的基礎(chǔ)上,提出了一種基于鎖相環(huán)(PLL)法的Chirp超寬帶信號(hào)源設(shè)計(jì)方案。與傳統(tǒng)的模擬方法相比,該方法產(chǎn)生的Chirp超寬帶信號(hào)載頻穩(wěn)定性高,能夠達(dá)到參考信號(hào)的頻率穩(wěn)定度。從
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  信號(hào)源  寬帶  相環(huán)  Chirp  基于  

基于NCOIPcore的Chirp函數(shù)實(shí)現(xiàn)設(shè)計(jì)

  • 隨著電子系統(tǒng)的越來越復(fù)雜,PLD設(shè)計(jì)的越來越龐大,這就增加了市場對(duì)IP核的需求,各大FPGA/CPLD廠商陸續(xù)推出了許多IP核。
  • 關(guān)鍵字: NCOIPcore  Chirp  函數(shù)    

基于NCO IP core的Chirp函數(shù)實(shí)現(xiàn)設(shè)計(jì)

  • 首先分析Chirp函數(shù)在頻域上的一般特性,并且分析Altrea公司提供的數(shù)控振蕩器知識(shí)產(chǎn)權(quán)核(NCO IP core)的輸入/輸出特性,通過MegaCore環(huán)境確定其輸入控制字,通過外圍邏輯電路實(shí)時(shí)向NCO IP core調(diào)入控制頻率控制字以達(dá)到改變輸出頻率的目的,并通過在示波器上觀測FPGA的運(yùn)行情況,驗(yàn)證了該設(shè)計(jì)具有很好的輸出效果。
  • 關(guān)鍵字: Chirp  core  NCO  IP    

一種基于DDS+PLL的Chirp-UWB信號(hào)產(chǎn)生方案

  • 由于超寬帶信號(hào)的帶寬很寬,傳統(tǒng)的信號(hào)產(chǎn)生辦法已不能直接應(yīng)用于超寬帶通信。為此,提出一種基于DDS+PLL的Chirp-UWB信號(hào)產(chǎn)生方案,該方法聯(lián)合使用了DDS和PLL兩種信號(hào)產(chǎn)生技術(shù),優(yōu)勢互補(bǔ)。通過ADS結(jié)合Matlab對(duì)系統(tǒng)的模型建立和性能分析證明,該方案輸出信號(hào)性能優(yōu)良,完全能滿足設(shè)計(jì)要求,并已成功應(yīng)用于某超寬帶通信系統(tǒng)。
  • 關(guān)鍵字: 產(chǎn)生  方案  信號(hào)  Chirp-UWB  DDS  PLL  基于  轉(zhuǎn)換器  

基于DSP Builder的Chirp信號(hào)源設(shè)計(jì)

  • 設(shè)計(jì)分析了Chirp函數(shù)在時(shí)域和頻域內(nèi)的一般特點(diǎn)和解析公式。提出首先在Altera DSP開發(fā)工具DSP Builder中實(shí)現(xiàn)直接數(shù)字合成器(DDS)模塊,根據(jù)Chirp函數(shù)特定的輸入/輸出(線性和非線性)關(guān)系,計(jì)算出當(dāng)前輸入字與輸出頻率的對(duì)應(yīng)關(guān)系;然后設(shè)計(jì)控制字子模塊產(chǎn)生DDS模塊的頻率控制字,驅(qū)動(dòng)DDS產(chǎn)生不同的輸出頻率,通過在Matlab的Simu-link環(huán)境下的仿真驗(yàn)證,得出不同時(shí)刻輸出的頻譜圖,驗(yàn)證了該設(shè)計(jì)能很好地實(shí)現(xiàn)Chirp信號(hào)源。
  • 關(guān)鍵字: Builder  Chirp  DSP  信號(hào)源    

Chirp函數(shù)的Nios Ⅱ嵌入式實(shí)現(xiàn)

  • Chirp函數(shù)的Nios Ⅱ嵌入式實(shí)現(xiàn),摘 要:首先分析Chirp函數(shù)在頻域上的一般特性,提出利用FPGA的嵌入式軟核NiosⅡ處理器在嵌入式操作系統(tǒng)μC/OS-Ⅱ上實(shí)現(xiàn)Chirp的方法,即通過NiosⅡ處理器根據(jù)Chirp函數(shù)在頻域上頻率的跳變情況實(shí)時(shí)改變輸出DDS(直接數(shù)
  • 關(guān)鍵字: 實(shí)現(xiàn)  嵌入式  Nios  函數(shù)  Chirp  
共7條 1/1 1

chirp介紹

您好,目前還沒有人創(chuàng)建詞條chirp!
歡迎您創(chuàng)建該詞條,闡述對(duì)chirp的理解,并與今后在此搜索chirp的朋友們分享。    創(chuàng)建詞條

熱門主題

Chirp-UWB    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473