首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ddrii

基于FPGA的LCoS驅動及圖像FFT變換系統(tǒng)設計

  • 本文設計了基于FPGA 的LCoS 驅動代碼及圖像的FFT 變換系統(tǒng), 為計算全息三維顯示圖像處理和顯示提供了硬件平臺。
  • 關鍵字: DDRII  全息三維顯示  FPGA  

瑞薩推出高速SRAM*1產(chǎn)品系列

  •   瑞薩科技公司(以下簡稱“瑞薩”)宣布推出面向新一代通信網(wǎng)絡內(nèi)高端路由器和交換機使用的高速SRAM*1產(chǎn)品系列。這些SRAM產(chǎn)品不僅符合QDR聯(lián)盟*2行業(yè)標準要求,還實現(xiàn)了72Mb四倍數(shù)據(jù)速率II+(QDRTM II+)和雙數(shù)據(jù)速率II+(DDRII+)的業(yè)內(nèi)最高工作速度,并且包含72Mb QDRII和DDRII SRAM器件。整個器件系列(具有多種速度和配置)將于2009年8月在日本開始陸續(xù)進行銷售。   新產(chǎn)品特性如下:   (1) 業(yè)內(nèi)最高的工作速度:533 MHz(Q
  • 關鍵字: 瑞薩  SRAM  DDRII  
共2條 1/1 1

ddrii介紹

DDR2(Double Data Rate 2) SDRAM是由JEDEC(電子設備工程聯(lián)合委員會)進行開發(fā)的新生代內(nèi)存技術標準,它與上一代DDR內(nèi)存技術標準最大的不同就是,雖然同是采用了在時鐘的上升/下降延同時進行數(shù)據(jù)傳輸?shù)幕痉绞剑獶DR2內(nèi)存卻擁有兩倍于上一代DDR內(nèi)存預讀取能力(即:4bit數(shù)據(jù)讀預?。?。換句話說,DDR2內(nèi)存每個時鐘能夠以4倍外部總線的速度讀/寫數(shù)據(jù),并且能夠以內(nèi)部控制 [ 查看詳細 ]

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473