首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> rtl-4553

西門(mén)子發(fā)布Tessent RTL Pro強(qiáng)化可測(cè)試性設(shè)計(jì)能力

  • 西門(mén)子數(shù)字化工業(yè)軟件近日推出 Tessent? RTL Pro 創(chuàng)新軟件解決方案,旨在幫助集成電路 (IC) 設(shè)計(jì)團(tuán)隊(duì)簡(jiǎn)化和加速下一代設(shè)計(jì)的關(guān)鍵可測(cè)試性設(shè)計(jì) (DFT) 任務(wù)。隨著 IC 設(shè)計(jì)規(guī)模不斷增大、復(fù)雜性持續(xù)增長(zhǎng),工程師需要在設(shè)計(jì)早期階段發(fā)現(xiàn)并解決可測(cè)試性問(wèn)題,西門(mén)子的 Tessent 軟件可以在設(shè)計(jì)流程早期階段分析和插入大多數(shù) DFT 邏輯,執(zhí)行快速綜合,運(yùn)行 ATPG(自動(dòng)測(cè)試向量生成),以發(fā)現(xiàn)和解決異常模塊并采取適當(dāng)?shù)拇胧?,滿(mǎn)足客戶(hù)不斷增長(zhǎng)的需求。Tessent RTL Pro 進(jìn)一步擴(kuò)展了
  • 關(guān)鍵字: 西門(mén)子  Tessent RTL Pro  可測(cè)試性設(shè)計(jì)  

Cadence推出Joules RTL Design Studio,將RTL生產(chǎn)力和結(jié)果質(zhì)量提升到新的高度

  • ·? ?將 RTL 收斂速度加快 5 倍,結(jié)果質(zhì)量改善 25%·? ?RTL 設(shè)計(jì)師可快速準(zhǔn)確地了解物理實(shí)現(xiàn)指標(biāo),根據(jù)提供的指引有效提升 RTL 性能·? ?與 Cadence Cerebrus 和 Cadence JedAI Platform 集成,實(shí)現(xiàn) AI 驅(qū)動(dòng)的 RTL 優(yōu)化中國(guó)上海,2023 年 7 月 17 日 —— 楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布推出 Cadence? Joules? RTL
  • 關(guān)鍵字: Cadence  RTL  

Cadence擴(kuò)展JasperGold平臺(tái)用于高級(jí)形式化RTL簽核

  •   楷登電子(美國(guó)Cadence公司)今日正式發(fā)布JasperGold? 形式驗(yàn)證平臺(tái)擴(kuò)展版,引入高級(jí)形式化驗(yàn)證技術(shù)的JasperGold Superlint和Clock Domain Crossing (CDC)應(yīng)用,以滿(mǎn)足JasperGold形式驗(yàn)證技術(shù)在RTL設(shè)計(jì)領(lǐng)域的簽核要求。較現(xiàn)有驗(yàn)證解決方案,Superlint和CDC應(yīng)用提高了IP設(shè)計(jì)質(zhì)量,后期RTL變更最高減少80%, IP開(kāi)發(fā)時(shí)間縮短4周。如需了解更多關(guān)于JasperGold技術(shù)
  • 關(guān)鍵字: Cadence  RTL  

如何通過(guò)RTL分析、SDC約束和綜合向?qū)Ц焱瞥鯢PGA設(shè)計(jì)

  • EDA 公司和 FPGA 廠商不斷開(kāi)發(fā)新的工具和方法,推進(jìn)繁瑣任務(wù)的自動(dòng)化,幫助設(shè)計(jì)團(tuán)隊(duì)集中精力做好創(chuàng)造性工作。下面我們就來(lái)看看 FPGA 工具流程的演進(jìn)發(fā)展,了解一下現(xiàn)代 FPGA 團(tuán)隊(duì)是如何利用 RTL分析、約束生成和綜合導(dǎo)向來(lái)減少設(shè)計(jì)迭代的。
  • 關(guān)鍵字: RTL  SDC  綜合向?qū)?/a>  FPGA  

Mentor Graphics Catapult 平臺(tái)將設(shè)計(jì)啟動(dòng)到驗(yàn)證收斂的

  •   Mentor Graphics 公司今天發(fā)布了最新版的 Catapult? 平臺(tái)。與傳統(tǒng)手工編碼的寄存器傳輸級(jí) (RTL) 相比,該平臺(tái)將硬件設(shè)計(jì)的時(shí)間從設(shè)計(jì)啟動(dòng)到 RTL 驗(yàn)證收斂縮短了 50%。雖然現(xiàn)有的高級(jí)綜合 (HLS) 方法可將設(shè)計(jì)和驗(yàn)證生產(chǎn)率提高多達(dá) 10 倍,但是完成最終 RTL 驗(yàn)證所需的時(shí)間還是可能會(huì)抵消這些優(yōu)勢(shì)。而此次發(fā)布的 Catapult 平臺(tái)結(jié)合 HLS 與成熟可靠的驗(yàn)證方法以及新工具,其中,新工具能夠在 C++/SystemC 級(jí)驗(yàn)證收斂(實(shí)現(xiàn) C++/SystemC si
  • 關(guān)鍵字: Mentor  RTL   

數(shù)字電路設(shè)計(jì)入門(mén)之?dāng)?shù)字設(shè)計(jì)的任務(wù)和兩項(xiàng)基本功

  •   這次我們講一講如何入門(mén)學(xué)習(xí)硬件描述語(yǔ)言和數(shù)字邏輯電路;學(xué)習(xí)數(shù)字邏輯電路,我推薦的一本書(shū)就是--《數(shù)字設(shè)計(jì)-原理與實(shí)踐》,其他的深入點(diǎn)可以看看《完整數(shù)字設(shè)計(jì)》;而對(duì)于硬件描述語(yǔ)言呢?有兩個(gè)原則,一個(gè)是買(mǎi)書(shū)的原則,一個(gè)是看書(shū)的原則。首先,你必須買(mǎi)兩類(lèi)書(shū),一類(lèi)是語(yǔ)法書(shū),平常使用的時(shí)候可以查一查某些語(yǔ)法;一類(lèi)是,對(duì)語(yǔ)言的使用的講解和使用的方法(如何書(shū)寫(xiě)RTL,如何設(shè)計(jì)電路,如何調(diào)試代碼,使用仿真器等);我用過(guò)一年的VHDL和兩年的Verilog;作為過(guò)來(lái)人,我想介紹一些比較好的書(shū)給入門(mén)者,避免大家走彎路。
  • 關(guān)鍵字: Verilog  RTL  

FPGA入門(mén)者必讀寶典:詳述開(kāi)發(fā)流程每一環(huán)節(jié)的物理含義和實(shí)現(xiàn)目標(biāo)

  •   要知道,要把一件事情做好,不管是做哪們技術(shù)還是辦什么手續(xù),明白這個(gè)事情的流程非常關(guān)鍵,它決定了這件事情的順利進(jìn)行與否。同樣,我們學(xué)習(xí)FPGA開(kāi)發(fā)數(shù)字系統(tǒng)這個(gè)技術(shù),先撇開(kāi)使用這個(gè)技術(shù)的基礎(chǔ)編程語(yǔ)言的具體語(yǔ)法、使用工具和使用技巧不談,咱先來(lái)弄清楚FPGA的開(kāi)發(fā)流程是什么。   FPGA的開(kāi)發(fā)流程是遵循著ASIC的開(kāi)發(fā)流程發(fā)展的,發(fā)展到目前為止,F(xiàn)PGA的開(kāi)發(fā)流程總體按照?qǐng)D1進(jìn)行,有些步驟可能由于其在當(dāng)前項(xiàng)目中的條件的寬度的允許,可以免去,比如靜態(tài)仿真過(guò)程,這樣來(lái)達(dá)到項(xiàng)目時(shí)間上的優(yōu)勢(shì)。但是,大部分的流程步
  • 關(guān)鍵字: FPGA  RTL  

精確估算SoC設(shè)計(jì)動(dòng)態(tài)功率的新方法

  •   通過(guò)省去基于文件的流程,新工具可提供完整的 RTL 功率探測(cè)和精確的門(mén)級(jí)功率分析流程。   在最近發(fā)布的一篇文章中,筆者強(qiáng)調(diào)了當(dāng)前動(dòng)態(tài)功耗估算方法的內(nèi)在局限性。簡(jiǎn)單來(lái)說(shuō),當(dāng)前的方法是一個(gè)基于文件的流程,其中包括兩個(gè)步驟。第一步,軟件模擬器或硬件仿真器會(huì)在一個(gè)交換格式 (SAIF) 文件中跟蹤并累積整個(gè)運(yùn)行過(guò)程中的翻轉(zhuǎn)活動(dòng),或在快速信號(hào)數(shù)據(jù)庫(kù) (FSDB) 文件中按周期記錄每個(gè)信號(hào)的翻轉(zhuǎn)活動(dòng)。第二步,使用一個(gè)饋入 SAIF 文件的功率估算工具計(jì)算整個(gè)電路的平均功耗,或使用 FSDB 文件計(jì)算設(shè)計(jì)時(shí)間和
  • 關(guān)鍵字: SoC  RTL   

精確估算SoC設(shè)計(jì)動(dòng)態(tài)功率的新方法

  •   通過(guò)省去基于文件的流程,新工具可提供完整的 RTL 功率探測(cè)和精確的門(mén)級(jí)功率分析流程。   在最近發(fā)布的一篇文章中,筆者強(qiáng)調(diào)了當(dāng)前動(dòng)態(tài)功耗估算方法的內(nèi)在局限性。簡(jiǎn)單來(lái)說(shuō),當(dāng)前的方法是一個(gè)基于文件的流程,其中包括兩個(gè)步驟。第一步,軟件模擬器或硬件仿真器會(huì)在一個(gè)交換格式 (SAIF) 文件中跟蹤并累積整個(gè)運(yùn)行過(guò)程中的翻轉(zhuǎn)活動(dòng),或在快速信號(hào)數(shù)據(jù)庫(kù) (FSDB) 文件中按周期記錄每個(gè)信號(hào)的翻轉(zhuǎn)活動(dòng)。第二步,使用一個(gè)饋入 SAIF 文件的功率估算工具計(jì)算整個(gè)電路的平均功耗,或使用 FSDB 文件計(jì)算設(shè)計(jì)時(shí)間和
  • 關(guān)鍵字: SoC  RTL   

不同的verilog代碼風(fēng)格看RTL視圖之三

  •   我們來(lái)做一個(gè)4選一的Mux的實(shí)驗(yàn),首先是利用if…else語(yǔ)句來(lái)做,如下。   (由輸入xsel來(lái)選擇輸出的路數(shù)xin0,xin1,xin2,xin3其一,輸出yout)   Ex3:   input clk;   input xin0,xin1,xin2,xin3;   input[1:0] xsel;   output yout;   reg youtr;   always @ (posedge clk)   if(xsel == 2'b00) youtr <
  • 關(guān)鍵字: verilog  RTL  

不同的verilog代碼風(fēng)格看RTL視圖之二

  •   這次要說(shuō)明的一個(gè)問(wèn)題是我在做一個(gè)480*320液晶驅(qū)動(dòng)的過(guò)程中遇到的,先看一個(gè)簡(jiǎn)單的對(duì)比,然后再討論不遲。   這個(gè)程序是在我的液晶驅(qū)動(dòng)設(shè)計(jì)中提取出來(lái)的。假設(shè)是x_cnt不斷的增加,8bit的x_cnt加一個(gè)周期回到0后,y_cnt加1,如此循環(huán),本意是要讓下面的dout信號(hào)只有在x_cnt>=5 & y_cnt=0或者x_cnt<= 4,y_cnt=1這個(gè)區(qū)間內(nèi)為1,其它時(shí)刻內(nèi)為0。一般而言會(huì)有如下兩種描述,前者是時(shí)序邏輯,后者是組合邏輯。當(dāng)然除了下面兩種編碼風(fēng)格外,還可以有很
  • 關(guān)鍵字: verilog  RTL  

不同的verilog代碼風(fēng)格看RTL視圖之一

  •   剛開(kāi)始玩CPLD/FPGA開(kāi)發(fā)板的時(shí)候使用的一塊基于EPM240T100的板子,alter的這塊芯片雖說(shuō)功耗小體積小,但是資源還是很小的,你寫(xiě)點(diǎn)稍微復(fù)雜的程序,如果不注意coding style,很容易就溢出了。當(dāng)時(shí)做一個(gè)三位數(shù)的解碼基本就讓我苦死了,對(duì)coding style的重要性也算是有一個(gè)比較深刻的認(rèn)識(shí)了。   后來(lái)因?yàn)橐恢痹谕鎥ilinx的spartan3 xc3s400,這塊芯片資源相當(dāng)豐富,甚至于我在它里面緩存了一幀640*480*3/8BYTE的數(shù)據(jù)都沒(méi)有問(wèn)題(VGA顯示用)。而最近
  • 關(guān)鍵字: FPGA  verilog  RTL  

淺淡邏輯設(shè)計(jì)的學(xué)習(xí)(一)

  •   我接觸邏輯設(shè)計(jì)有三年多的時(shí)間了,說(shuō)是三年,其實(shí)真正有大的提高就是在公司實(shí)習(xí)的那一年期間。在即將去公司報(bào)到之前,把一些東西寫(xiě)下來(lái),希望讓大家少走些彎路。   學(xué)習(xí)邏輯設(shè)計(jì)首先要有項(xiàng)目掛靠,如果你覺(jué)得未來(lái)一段時(shí)間你都不可能有的話(huà),接下來(lái)的內(nèi)容你就沒(méi)有必要再看了,花的時(shí)間再多也只能學(xué)到皮毛--很多細(xì)節(jié)的問(wèn)題光寫(xiě)代碼是發(fā)現(xiàn)不到的。而且要真正入門(mén),最好要多做幾個(gè)項(xiàng)目(這三年大大小小的項(xiàng)目我做有七八個(gè)),總線型的和數(shù)字信號(hào)處理型的最好都要接觸一些,因?yàn)檫@兩個(gè)方向的邏輯設(shè)計(jì)差異比較大:前者主要是控制型的,會(huì)涉及到
  • 關(guān)鍵字: 邏輯設(shè)計(jì)  IC  RTL  

解析FPGA低功耗設(shè)計(jì)

  •   在項(xiàng)目設(shè)計(jì)初期,基于硬件電源模塊的設(shè)計(jì)考慮,對(duì)FPGA設(shè)計(jì)中的功耗估計(jì)是必不可少的。筆者經(jīng)歷過(guò)一個(gè)項(xiàng)目,整個(gè)系統(tǒng)的功耗達(dá)到了100w,而單片F(xiàn)PGA的功耗估計(jì)得到為20w左右,有點(diǎn)過(guò)高了,功耗過(guò)高則會(huì)造成發(fā)熱量增大,溫度高最常見(jiàn)的問(wèn)題就是系統(tǒng)重啟,另外對(duì)FPGA內(nèi)部的時(shí)序也不利,導(dǎo)致可靠性下降。其它硬件電路的功耗是固定的,只有FPGA的功耗有優(yōu)化的余地,因此硬件團(tuán)隊(duì)則極力要求筆者所在的FPGA團(tuán)隊(duì)盡量多做些低功耗設(shè)計(jì)。筆者項(xiàng)目經(jīng)歷尚淺,還是第一次正視功耗這碼事兒,由于項(xiàng)目時(shí)間比較緊,而且xilinx方
  • 關(guān)鍵字: FPGA  低功耗  RTL  

Excellicon工具被燦芯半導(dǎo)體采用,用以縮短時(shí)序收斂過(guò)程加快產(chǎn)品交付

  •   Excellicon公司,一家時(shí)序約束分析和調(diào)試解決方案的供應(yīng)商,可以提供自動(dòng)化的時(shí)序約束編輯、編譯、管理、實(shí)現(xiàn)和驗(yàn)證,日前宣布其產(chǎn)品被燦芯半導(dǎo)體采用,燦芯半導(dǎo)體是一家背靠中芯國(guó)際集成電路制造有限公司的設(shè)計(jì)服務(wù)公司,提供復(fù)雜的SOC和ASIC設(shè)計(jì)服務(wù)。  Excellicon工具很好的幫助燦芯半導(dǎo)體生成靈活的、客制化的、符合成本效益的設(shè)計(jì)流程,以便縮短復(fù)雜芯片的設(shè)計(jì)開(kāi)發(fā)時(shí)間,該工具可以滿(mǎn)足復(fù)雜的時(shí)序約束開(kāi)發(fā)、驗(yàn)證和管理需求。Excellicon工具有望加快時(shí)序收斂過(guò)程并消除設(shè)計(jì)和實(shí)現(xiàn)工程之間無(wú)數(shù)次迭代
  • 關(guān)鍵字: Excellicon  燦芯  RTL  
共34條 1/3 1 2 3 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473