首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> sdram-based

新發(fā)布Web-Based Flash工具用于優(yōu)化Matter over Wi-Fi開發(fā)流程

  • Silicon Labs(芯科科技)獨家提供Matter開發(fā)流程(Matter Developer Journey)設計資源,以作為其不斷努力提升開發(fā)者體驗,并簡化該協(xié)議開發(fā)過程的一部分。近期,我們很高興向大家介紹新發(fā)布的Web-Based Flash工具以優(yōu)化Matter開發(fā)流程,該工具旨在簡化展示Matter硬件功能和性能的過程,使開發(fā)人員更容易訪問和評估相關開發(fā)套件。Web-Based Flash工具概述Web-Based Flash工具是Matter開發(fā)流程的關鍵組成部分,初始發(fā)布首先通過芯科科技
  • 關鍵字: Web-Based  matter  

通過 SDRAM 調(diào)整提升樹莓派的性能

  • 樹莓派工程師調(diào)整了 Pi 的 SDRAM 時序和其他內(nèi)存設置,在默認的 2.4 GHz 時鐘下實現(xiàn)了 10-20%的速度提升。我當然要測試超頻,這讓我在 3.2 GHz 時獲得了 32% 的速度提升!這些更改可能很快就會在所有 Pi 5 和 Pi 4 用戶的固件更新中推出。樹莓派的工程師們正在進一步調(diào)整內(nèi)存時序,他們與美光公司進行了溝通,并實施了一系列小的調(diào)整,這些調(diào)整——連同 NUMA 模擬——真正為多核工作負載帶來了性能提升。甚至對單核也有小小的改進!SDRAM 刷新間隔目前使用默認數(shù)據(jù)表設置。實際上
  • 關鍵字: 樹莓派  SDRAM  時序  內(nèi)存  

MathWorks和NXP合作推出用于電池管理系統(tǒng)的Model-Based Design Toolbox

  • 全球領先的數(shù)學計算軟件開發(fā)商MathWorks近日宣布,和全球領先的汽車處理廠商 NXP? Semiconductors(恩智浦半導體)合作推出用于電池管理系統(tǒng)(BMS)的Model-Based Design Toolbox(MBDT)。該工具箱支持工程師在MATLAB?和Simulink?中進行BMS應用的建模、開發(fā)和驗證,自動從 MATLAB 為 NXP 電芯控制器生成 C 代碼,并支持 NXP 的軟件解決方案,BMS SDK 組件。BMS 對電動汽車至關重要,因為它可確保為這些高級車輛提供動力的電池
  • 關鍵字: MathWorks  NXP  電池管理系統(tǒng)  Model-Based Design Toolbox  

三維封裝DDR2存儲器VD2D4G72XB191XX3U6測試

  • DDR2 SDRAM具有速度快、價格便宜、容量大的特點,應用非常廣泛。通過采用三維封裝技術(shù)將5片數(shù)據(jù)位寬為16 bits的DDR2 SDRAM芯片封裝成一個存儲模塊VD2D4G72XB191XX3U6,在不額外占用PCB面積的情況下,提高了存儲容量,并將位寬擴展到72 bits。
  • 關鍵字: DDR2 SDRAM  Magnum 2測試系統(tǒng)  VD2D4G72XB191XX3U6  202205  

厚積薄發(fā),研華Arm-Based業(yè)務的15年耕耘路

  • “從2018年以來,研華Arm-Based業(yè)務收入增長率均在50-80%以上。預計2021年,研華Arm-Based業(yè)務收入相比2018年將增長5倍!”研華IoT嵌入式平臺事業(yè)群產(chǎn)品經(jīng)理林思源信心滿滿地說。研華嵌入式物聯(lián)網(wǎng)平臺事業(yè)群 資深產(chǎn)品經(jīng)理 林思源如此快速成長,究其背后的原因,是什么樣的神秘力量促成這一成績?保持“深蹲”,厚積薄發(fā)Arm架構(gòu)是RISC架構(gòu)中的一種,同X86架構(gòu)的龐大、功能豐富相比,它短小精悍、靈活性強、功耗更低,特別適合根據(jù)特定的應用需要搭配使用。在一些工業(yè)邊緣應用,如終端控制、PO
  • 關鍵字: 2021研華嵌入式  Arm-Based  

基于FPGA與SDRAM的數(shù)字電視信號采集系統(tǒng)的設計與實現(xiàn)

  • 要FPGA與的數(shù)字信號采集系統(tǒng)??梢蕴峁┐笕萘康拇鎯臻g。提供優(yōu)秀的系統(tǒng)適應能力。該方案通過計算機并口實現(xiàn)與計算機的通信 ,但是高性能的邏輯分析儀
  • 關鍵字: SDRAM  FPGA  數(shù)字電視信號  采集系統(tǒng)  

SDRAM電路設計詳解

  • 介紹SDRAM電路設計之前先了解下SDRAM的尋址原理。SDRAM內(nèi)部是一個存儲陣列,可以把它想象成一個表格,和表格的檢索原理一樣,先指定行,再指定列,就可
  • 關鍵字: SDRAM  電路設計  尋址原理  存儲單元  

一文看懂ARM里的RAM和SDRAM有什么區(qū)別

  •   本文主要介紹的是ARM里的RAM和SDRAM有什么區(qū)別,首先介紹了RAM的類別及特點,其次對SDRAM做了詳細闡述,最后介紹了RAM和SDRAM的區(qū)別是什么?! AM介紹  Random-Access Memory(隨機存取存儲器),在計算機的組成結(jié)構(gòu)中,有一個很重要的部分,就是存儲器。存儲器是用來存儲程序和數(shù)據(jù)的部件,對于計算機來說,有了存儲器,才有記憶功能,才能保證正常工作。存儲器的種類很多,按其用途可分為主存儲器和輔助存儲器[或者內(nèi)存儲器和外存儲器],主存儲器簡稱內(nèi)存,內(nèi)存在電腦中起
  • 關鍵字: ARM  SDRAM  

SDRAM知多少?

  •   SDRAM  SDRAM:Synchronous Dynamic Random Access Memory,同步動態(tài)隨機存儲器,同步是指內(nèi)存工作需要同步時鐘,內(nèi)部的命令的發(fā)送與數(shù)據(jù)的傳輸都以它為基準;動態(tài)是指存儲陣列需要不斷的刷新來保證數(shù)據(jù)不丟失;隨機是指數(shù)據(jù)不是線性依次存儲,而是自由指定地址進行數(shù)據(jù)讀寫?! ∷^的影響性能是并不是指SDRAM的帶寬,頻率與位寬固定后,帶寬也就不可更改了。但這是理想的情況,在內(nèi)存的工作周期內(nèi),不可能總處于數(shù)據(jù)傳輸?shù)臓顟B(tài),因為要有
  • 關鍵字: SDRAM  

TB容量再升級 看西部數(shù)據(jù)有啥絕活

  •   自從收購SanDisk(閃迪)依賴,西部數(shù)據(jù)就開始“名正言順”地進入消費級固態(tài)存儲市場。與仍保持SanDisk品牌的移動存儲產(chǎn)品不同,SanDisk的SSD產(chǎn)品已經(jīng)改頭換面,成為西部數(shù)據(jù)品牌下的產(chǎn)品。如果說去年所推出的第一代Blue(藍盤)還有著深厚的SanDisk時代烙印,那么新一代產(chǎn)品則完全誕生于西部數(shù)據(jù)的體系,SanDisk已經(jīng)成為其產(chǎn)品的部分零部件供應商。   到目前為止,SSD仍缺乏普及的基礎,沒有了諸如4K視頻這樣強烈需求的推動,同時還有利潤更高的手機搶資源,一年
  • 關鍵字: 西部數(shù)據(jù)  SDRAM  

基于ARM9的USB設計與實現(xiàn)

  • USB(Universal Serial Bus)是通用串行總線的縮寫,因其具有方便易用,動態(tài)分配帶寬,容錯性優(yōu)越和高性價比等特點,現(xiàn)已成為計算機的主流接口。
  • 關鍵字: USB  CPU  NANDFlash  SDRAM  

SDRAM控制器的設計與VHDL實現(xiàn)

  • 介紹了SDRAM的存儲體結(jié)構(gòu)、主要控制時序和基本操作命令,并且結(jié)合實際系統(tǒng),給出了一種用FPGA實現(xiàn)的通用SDRAM控制器的方案。
  • 關鍵字: VHDL  狀態(tài)機  SDRAM  

基于CPLD的SDRAM控制器的設計

  • SDRAM的讀寫邏輯復雜,最高時鐘頻率達100 MHz以上,普通單片機無法實現(xiàn)復雜的SDRAM控制操作,復雜可編程邏輯器件CPLD具有編程方便,集成度高,速度快,價格低等優(yōu)點。因此選用CPLD設計SDRAM接口控制模塊,簡化主機對SDRAM的讀寫控制。通過設計基于CPLD的SDRAM控制器接口,可以在STM系列、ARM系列、STC系列等單片機和DSP等微處理器的外部連接SDRAM,增加系統(tǒng)的存儲空間。
  • 關鍵字: 刷新時序  CPLD  SDRAM  

FPGA最小系統(tǒng)之:硬件系統(tǒng)的設計技巧

  • FPGA的硬件設計不同于DSP和ARM系統(tǒng),比較靈活和自由。只要設計好專用管腳的電路,通用I/O的連接可以自己定義。因此,F(xiàn)PGA的電路設計中會有一些特殊的技巧可以參考。
  • 關鍵字: EP1C6Q240  Altera  EP1C12Q240  FPGA  SDRAM  FPGA最小系統(tǒng)  

FPGA最小系統(tǒng)之:最小系統(tǒng)電路分析

  • FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時鐘及特殊應用管腳等。其中有些管腳可有多種用途,所以在設計FPGA電路之前,需要認真的閱讀相應FPGA的芯片手冊。
  • 關鍵字: Cyclone  Altera  Flash  FPGA  CPLD  SDRAM  FPGA最小系統(tǒng)  
共174條 1/12 1 2 3 4 5 6 7 8 9 10 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473