首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> avant fpga

線路的尖峰毛刺造成FPGA工作不正常

  • 使用EP2C35 FPGA 設(shè)計了多個串口工作,出現(xiàn)了幾個問題. 第一次, 由于內(nèi)核電源1.2V 供電不是完整平面,而是帶狀線供電,EP2C35 在代碼容量大的情況下,而且輸入FPGA 信號變換頻繁, 造成整個EP2C35 所有的D觸發(fā)器停止翻轉(zhuǎn).
  • 關(guān)鍵字: FPGA  線路  尖峰  毛刺    

FPGA中inout端口使用方法總結(jié)

  • INOUT引腳:1.FPGA IO在做輸入時,可以用作高阻態(tài),這就是所說的高阻輸入;2.FPGA IO在做輸出時,則可以直接用來輸入輸出。芯片外部引腳很多都使用inout類型的,為的是節(jié)省管腿。就是一個端口同時做輸入和輸出。 ino
  • 關(guān)鍵字: inout  FPGA  端口  方法    

從StratixIII及CycloneIV開發(fā)板談FPGA配置(2)

  • 上文中說到了CycloneIV中的幾種配置方式,JTAG或者AS模式配置EPCS64,其中我個人比較傾向于將上文提到的統(tǒng)稱為串行配置模式,而EPCS系列的配置芯片都是屬于串行配置芯片。而在本文中講到StratixIII的配置所使用的是F
  • 關(guān)鍵字: StratixIII  CycloneIV  FPGA  開發(fā)板    

從StratixIII及CycloneIV開發(fā)板談FPGA配置

  • 最近為了給幾個新同學(xué)介紹實驗室所使用的兩個開發(fā)板——StratixIII開發(fā)板和DEII-CycloneIV實驗箱,所以整理了下關(guān)于兩個板子FPGA的配置過程,從中自己也獲益很多。兩款芯片的配置方式算是代表了如今Altera
  • 關(guān)鍵字: StratixIII  CycloneIV  FPGA  開發(fā)板    

采用FPGA的光電抗干擾電路方案設(shè)計

  • 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時,光電傳感器會響應(yīng)這種變化而產(chǎn)生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號。從原理上,這種現(xiàn)
  • 關(guān)鍵字: FPGA  光電抗干擾  電路  方案設(shè)計    

基于FPGA的交通信號燈控制系統(tǒng)

  • 摘要:為了解決傳統(tǒng)交通燈控制系統(tǒng)常采用單片機(jī)或PLC等控制芯片所具有的控制不精確、系統(tǒng)外圍電路復(fù)雜、程序修改不靈活、成本偏高等缺點,利用VHDL硬件描述語言,通過QuattusⅡ軟件和以CycloneⅡ系列FPGA為核心的開發(fā)
  • 關(guān)鍵字: FPGA  交通信號燈  控制系統(tǒng)    

基于FPGA的DSP功能提高圖像處理的實例分析

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  FPGA  圖像處理  

基于FPGA視頻圖像的Canny算法加速器的設(shè)計

  • 摘要:由于Canny算法自身的復(fù)雜性,使得其做邊緣檢測的處理時間較長。針對這個問題,提出和實現(xiàn)了一種Canny算法的硬件加速功能。加速功能的設(shè)計是以FPGA為硬件基礎(chǔ),并采用了流水線技術(shù)來對系統(tǒng)的結(jié)構(gòu)改進(jìn)和優(yōu)化。最
  • 關(guān)鍵字: Canny  FPGA  視頻圖像  加速器    

基于FPGA的圖像傳感器驅(qū)動的設(shè)計方案

  • 汽車在給人們生活帶來便利的同時也帶來了交通事故。其中超速行駛是造成交通事故的重要隱患之一。據(jù)研究表明,目前針對車輛超速行駛情況的道路抓拍系統(tǒng)中所使用的圖像傳感器大多為小面陣器件,普遍為100萬~200萬像素
  • 關(guān)鍵字: FPGA  圖像傳感器  驅(qū)動  設(shè)計方案    

星載環(huán)境FPGA軟件在軌重加載的一種方法

  • 摘要:FPGA在空間系統(tǒng)中已經(jīng)廣泛應(yīng)用,為了滿足系統(tǒng)可靠性和可擴(kuò)展性的要求,實現(xiàn)FPGA軟件的在軌重加載迫在眉睫。根據(jù)FPGA的加載配置原理,以Xilinx公司的Virtex-Ⅱ系列FPGA為實例,介紹了FPGA在軌重加載的硬件電路設(shè)
  • 關(guān)鍵字: FPGA  星載  環(huán)境  方法    

復(fù)雜性提升,視覺創(chuàng)意火,師生熱情高

  • 5月底6月初,“英特爾杯大學(xué)生電子設(shè)計競賽·嵌入式系統(tǒng)專題邀請賽”(簡稱嵌入式系統(tǒng)專題邀請賽)組委會走訪了部分華中、華東地區(qū)大學(xué),從中可以看出此次競賽的特點。為此,本刊訪問了邀請賽組委會及英特爾(中國)公司的負(fù)責(zé)人。
  • 關(guān)鍵字: 英特爾  嵌入式  FPGA  201207  

基于FPGA的任意波形發(fā)生器設(shè)計與研究

  • 標(biāo)簽:FPGA DDS任意波形發(fā)生器( Arbit rary Waveform Generato r,AWG) 是一種多波型的信號發(fā)生器, 它不僅能產(chǎn)生正弦波、指數(shù)波等常規(guī)波形, 也可以表現(xiàn)出載波調(diào)制的多樣化, 如: 產(chǎn)生調(diào)頻、調(diào)幅、調(diào)相和脈沖調(diào)制
  • 關(guān)鍵字: 設(shè)計  研究  發(fā)生器  波形  FPGA  任意  基于  

嵌入式邏輯分析儀在FPGA時序匹配設(shè)計中的應(yīng)用

  • 引言隨著FPGA器件規(guī)模的不斷增加、封裝密度不斷提高,傳統(tǒng)邏輯分析儀在FPGA板級調(diào)試中的應(yīng)用日益困難。為此,主流FPGA廠商相繼在其開發(fā)工具中增加了嵌入式邏輯分析儀(ELA) IP軟核,如Lattice在ispLEVER中提供的ispTR
  • 關(guān)鍵字: FPGA  嵌入式  邏輯分析儀  匹配設(shè)計    

采用FPGA解決DSP設(shè)計難題

FPGA平臺的實時圖像處理系統(tǒng)設(shè)計

  • 摘要:本文提出了一種基于FPGA的實時圖像處理系統(tǒng)設(shè)計方案。介紹了系統(tǒng)硬件結(jié)構(gòu)設(shè)計和器件選型方案。并著重介紹了FPGA內(nèi)部功能模塊的設(shè)計,使整個處理系統(tǒng)既可支持大數(shù)據(jù)量的實時傳輸,又能滿足圖像數(shù)據(jù)實時處理的需要。
  • 關(guān)鍵字: FPGA  實時圖像處理  201207  
共6369條 214/425 |‹ « 212 213 214 215 216 217 218 219 220 221 » ›|

avant fpga介紹

您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473