首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> avant fpga

Xilinx推出全球首個(gè)用于構(gòu)建40Gb和100Gb 電信設(shè)備的單片F(xiàn)PGA解決方案

  •   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天宣布,為開發(fā)下一代以太網(wǎng)橋接和交換解決方案的電信設(shè)備生產(chǎn)商推出全球第一款單片 FPGA 解決方案。賽靈思公司進(jìn)一步擴(kuò)展其業(yè)界領(lǐng)先的高性能 65 nm 系列現(xiàn)場(chǎng)可編程門陣列(FPGA)產(chǎn)品,推出Virtex?-5 TXT 平臺(tái),旨在進(jìn)一步推動(dòng)40G/100G以太網(wǎng)市場(chǎng)的創(chuàng)新和增長。Virtex-5 TXT 平臺(tái)包括兩款器件,在目前所有 FPGA 產(chǎn)品中提供了最多數(shù)量的 6.5Gbps 串行收發(fā)器,同時(shí)還為實(shí)現(xiàn)高帶寬協(xié)議橋接提供全面
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5 TXT   電信設(shè)備  

Xilinx促進(jìn)有線通信市場(chǎng)向 40G 和 100G 網(wǎng)絡(luò)基礎(chǔ)設(shè)施的遷移

  •   繼前一個(gè)十年的爆炸性增長之后,電信市場(chǎng)正在經(jīng)歷新一輪整合發(fā)展時(shí)期,因特網(wǎng)的需求仍在繼續(xù)推動(dòng)產(chǎn)業(yè)的創(chuàng)新。目前,家庭視頻和高級(jí)商業(yè)服務(wù)業(yè)務(wù)的快速發(fā)展對(duì)全球電信網(wǎng)絡(luò)的帶寬提出了更大挑戰(zhàn)。這一挑戰(zhàn)始于網(wǎng)絡(luò)接入邊緣,并直接延伸到城域網(wǎng)絡(luò)和核心網(wǎng)絡(luò)。為了響應(yīng)上述需求,運(yùn)營商正在追求包括 40Gbps SONET (OC-768 和 OTU3) 以及 40GE 以太網(wǎng)在內(nèi)的更高的端口速率。越來越多的運(yùn)營商更是將瞄準(zhǔn)了100GE端口速率。同時(shí),IEEE 的高速串行 IO 工作組有關(guān) 40GE和 100GE 
  • 關(guān)鍵字: 40GE  100GE  電信行業(yè)  可編程  FPGA   Virtex-5  

Xilinx推出用于構(gòu)建 40Gb 和 100Gb 電信設(shè)備的單片 FPGA 解決方案

  •   2008年9月24日,北京 —— 全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天宣布,為開發(fā)下一代以太網(wǎng)橋接和交換解決方案的電信設(shè)備生產(chǎn)商推出全球第一款單片 FPGA 解決方案。賽靈思公司進(jìn)一步擴(kuò)展其業(yè)界領(lǐng)先的高性能 65 nm 系列現(xiàn)場(chǎng)可編程門陣列(FPGA)產(chǎn)品,推出Virtex?-5 TXT 平臺(tái),旨在進(jìn)一步推動(dòng)40G/100G以太網(wǎng)市場(chǎng)的創(chuàng)新和增長。Virtex-5 TXT 平臺(tái)包括兩款器件,在目前所有
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5 TXT   

派睿電子攜手Altera,助力中國電子設(shè)計(jì)工程師提升FPGA設(shè)計(jì)能力

  •   電子元器件分銷商派睿電子日前宣布其姊妹公司Farnell-Newark與Altera 公司簽署亞太地區(qū)分銷協(xié)議,在中國大陸、香港、臺(tái)灣地區(qū)、新加坡、印尼、馬來西亞、菲律賓、越南、泰國、文萊、老撾、緬甸、柬埔寨和印度等國家和地區(qū)提供庫存和本地技術(shù)支持。派睿電子將對(duì)Altera全線產(chǎn)品在大中華區(qū)展開分銷業(yè)務(wù),為中國本土工程師提供最領(lǐng)先的FPGA技術(shù)。   派睿電子將通過其多渠道分銷模式提供全線的Altera FPGA和CPLD設(shè)備和開發(fā)工具包,包括高密度、高性能的Stratix FPGA系列、低成本的C
  • 關(guān)鍵字: 派睿電子  Altera  FPGA  CPLD  

Actel推出增添尖端DSP功能的RTAX太空FPGA

  •   鑒于市場(chǎng)對(duì)于不影響可靠性或耐輻射能力的信號(hào)處理吞吐功能的需求不斷增長,Actel公司宣布已將尖端的數(shù)字信號(hào)處理 (DSP) 功能添加進(jìn)其用于太空飛行的業(yè)界領(lǐng)先的耐輻射FPGA技術(shù)中。RTAX-DSP系列獨(dú)一無二地在單芯片上結(jié)合了Actel成功的耐輻射RTAX-S FPGA架構(gòu)和高速乘法累加指令 (MAC)。RTAX-DSP器件是別具吸引力的方案,可以取代成本高且復(fù)雜的以SRAM為基礎(chǔ)具有DSP功能的FPGA或抗輻射專用集成電路 (ASIC),并且能夠防止單事件翻轉(zhuǎn) (SEU) 問題出現(xiàn),同時(shí)提供每秒超
  • 關(guān)鍵字: Actel  DSP  RTAX  FPGA  

安富利與賽普拉斯聯(lián)合推出Spartan-3A FPGA 評(píng)估套件升級(jí)版

  •   安富利公司旗下之安富利電子元件部 (Avnet Electronics Marketing) 美洲業(yè)務(wù)區(qū)與賽普拉斯半導(dǎo)體公司聯(lián)合發(fā)布了Spartan-3A 現(xiàn)場(chǎng)可編程門列陣 (FPGA) 評(píng)估套件升級(jí)版。升級(jí)后的套件在 Xilinx Spartan-3A FPGA 評(píng)估套件中增加了賽普拉斯 CY3217 (MiniProg) 編程器,從而可實(shí)現(xiàn)觸摸感應(yīng)、USB 連接與模擬編程等功能。該套件已于今年 5 月 15 日發(fā)布,由安富利獨(dú)家供貨,價(jià)格為 39 美元。   安富利 Spartan-3A FPG
  • 關(guān)鍵字: 安富利  賽普拉斯  FPGA  USB   

Achronix推出全球速度最快的FPGA

  •   日前,Achronix 半導(dǎo)體公司宣布全球速度最快的 FPGA 現(xiàn)已開始供貨。Speedster 系列的首款產(chǎn)品為 SPD60,該產(chǎn)品系列的速度可達(dá) 1.5 GHz,性能比現(xiàn)有 FPGA 提高了 3 倍。   參加 Achronix 早期試用合作的客戶已經(jīng)利用 Speedster 在需要類似 ASIC 性能的應(yīng)用中取得了重大成功,這些應(yīng)用包括網(wǎng)絡(luò)、電信、測(cè)試與測(cè)量、加密以及其他高性能應(yīng)用。Speedster 系列 FPGA 非常適用于上述各應(yīng)用類型。   Achronix 與領(lǐng)先的合成技術(shù)廠商合作
  • 關(guān)鍵字: FPGA  Achronix  半導(dǎo)體  ASIC  

2008年,賽靈思公司被評(píng)為最受尊敬半導(dǎo)體公司

  •   2008年,Moshe Gavrielov 被提名擔(dān)任總裁兼 CEO 之職。Wim Roelandts 留任董事會(huì)主席之職。賽靈思公司被全球半導(dǎo)體聯(lián)盟評(píng)為最受尊敬半導(dǎo)體公司。
  • 關(guān)鍵字: 賽靈思  FPGA  

Altera提供10-GbE參考設(shè)計(jì),器件全面支持XAUI協(xié)議

  •   為滿足寬帶網(wǎng)絡(luò)和電信應(yīng)用需求,Altera公司今天宣布,開始面向使用XAUI通信協(xié)議的設(shè)計(jì)人員提供萬兆以太網(wǎng)(10GbE)參考設(shè)計(jì)。網(wǎng)絡(luò)路由器、企業(yè)和城域以太網(wǎng)交換機(jī)以及存儲(chǔ)交換機(jī)中的線路卡和系統(tǒng)控制器都可以采用Altera Arria®和Stratix®系列FPGA來可靠地連接10GbE背板或者網(wǎng)絡(luò)。Altera的10GbE解決方案符合IEEE 802.3ae標(biāo)準(zhǔn),成功地通過了新罕布什爾州大學(xué)(University of New Hampshire)通用性實(shí)驗(yàn)室(UNH-IOL) 1
  • 關(guān)鍵字: Altera  寬帶  以太網(wǎng)  XAUI  FPGA  

IP資產(chǎn)

  • 摘要: 本文介紹了IP廠商的發(fā)展策略。 關(guān)鍵詞: IP;ARM;SoC;FPGA   如果讀一讀當(dāng)前的報(bào)紙,你就會(huì)發(fā)現(xiàn),房地產(chǎn)的價(jià)格并不總是在上揚(yáng),這與有些人告訴你的正好相反。它們是波動(dòng)的。它們也有可能下跌。影響它的參數(shù)實(shí)在太多,無法一一列舉,其中就包括了面積方面的考慮。   芯片上的“房地產(chǎn)”基本上都在貶值。設(shè)想一下,計(jì)算機(jī)建筑師們和芯片廠商們?cè)噲D按照其腦力勞動(dòng)的成果所占據(jù)的芯片面積來計(jì)算其價(jià)值。不妨考慮先進(jìn)的半導(dǎo)體工藝和高效率的制造技術(shù)的另一個(gè)不那么美
  • 關(guān)鍵字: IP  ARM  SoC  FPGA  200809  

NS推出全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)

  •   美國國家半導(dǎo)體公司 (National Semiconductor Corporation)宣布推出一款可支持Xilinx ML571 串行數(shù)字視頻系統(tǒng)開發(fā)電路板的全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)。Xilinx 公司的ML571電路板只要加裝美國國家半導(dǎo)體該款時(shí)鐘電路模塊,便可確保內(nèi)置串行/解串器的Virtex -5 LXT FPGA芯片在時(shí)鐘抖動(dòng)方面有更卓越的表現(xiàn),從而使許多采用FPGA 的視頻系統(tǒng)解決方案易符合電影與電視工程師協(xié)會(huì)(SMPTE)的SMPTE 424M的抖動(dòng)標(biāo)準(zhǔn)。該參考設(shè)計(jì)模塊可以簡(jiǎn)
  • 關(guān)鍵字: NS  視頻  時(shí)鐘電路  FPGA  

同步數(shù)字復(fù)接的設(shè)計(jì)及其FPGA實(shí)現(xiàn)

  • 摘要: 在簡(jiǎn)要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對(duì)同步數(shù)字復(fù)接各組成模塊進(jìn)行了設(shè)計(jì),并在ISE集成環(huán)境下進(jìn)行了設(shè)計(jì)描述、綜合、布局布線及時(shí)序仿真,取得了正確的設(shè)計(jì)結(jié)果,同時(shí)利用中小容量的FPGA實(shí)現(xiàn)了同步數(shù)字復(fù)接功能。 關(guān)鍵詞: 同步數(shù)字復(fù)接/分接 FPGA 位同步 幀同步檢測(cè)   基群速率數(shù)字信號(hào)的合成設(shè)備和分接設(shè)備是電信網(wǎng)絡(luò)中使用較多的關(guān)鍵設(shè)備,在數(shù)字程控交換機(jī)的用戶模塊、小靈通基站控制器和集團(tuán)電話中都需要使用這種同步數(shù)字復(fù)接設(shè)備。近年來,隨著需要自建內(nèi)部通信系統(tǒng)的公司和企
  • 關(guān)鍵字: FPGA  同步數(shù)字復(fù)接/分接  位同步  幀同步  檢測(cè)  

FPGA的多路可控脈沖延遲系統(tǒng)

  • 摘要 采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為0.15 ns級(jí)的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對(duì)連續(xù)脈沖信號(hào)的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點(diǎn),提高了系統(tǒng)反應(yīng)速度。本系統(tǒng)適用于需要將輸入脈沖信號(hào)進(jìn)行精確延遲來產(chǎn)生測(cè)試或控制用的連續(xù)脈沖信號(hào)場(chǎng)合,具有很強(qiáng)的適用性。 關(guān)鍵詞  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3   在科學(xué)研究、通信和一些自動(dòng)控制中,經(jīng)常需要精確定時(shí)的
  • 關(guān)鍵字: FPGA  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3  

NS模塊確保Xilinx的視頻電路具超低抖動(dòng)時(shí)鐘

FPGA系統(tǒng)內(nèi)部邏輯在線測(cè)試技術(shù)研究

  •   1 引言   隨著FPGA向低成本、低功耗、高性能方向發(fā)展,其I/O引腳大多采用微間距TOFP或BGA封裝工藝,因而使引出多種內(nèi)部信號(hào)的I/O引腳以及FPGA的驗(yàn)證工作變得非常困難,同時(shí)FPGA的驗(yàn)證和調(diào)試耗時(shí)占總開發(fā)時(shí)間的50%以上。   在驗(yàn)證和調(diào)試系統(tǒng)時(shí),傳統(tǒng)上是把信號(hào)線引到I/O引腳,然后采用示波器、邏輯分析儀或總線分析儀進(jìn)行測(cè)量和分析。由于這些設(shè)備相當(dāng)昂貴,而且調(diào)試時(shí)又需要許多連線夾,因此一不小心就會(huì)燒壞器件或電路板。   伴隨著EDA 工具的快速發(fā)展,Altera公司在Quartus
  • 關(guān)鍵字: FPGA  I/O  EDA  QuartusⅡ  存儲(chǔ)  
共6369條 372/425 |‹ « 370 371 372 373 374 375 376 377 378 379 » ›|

avant fpga介紹

您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473