首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dds-s1

高效FSK/PSK調(diào)制器利用多通道DDS實(shí)現(xiàn)零交越切換

  • 頻移鍵控 (FSK)和相移鍵控 (PSK) 調(diào)制方案廣泛用于數(shù)字通信、雷達(dá)、RFID以及多種其他應(yīng)用。最簡單的FSK利用兩個(gè)離散頻率來傳輸二進(jìn)制信息,其中,邏輯1代表傳號(hào)頻率,邏輯0代表空號(hào)頻率。最簡單的PSK為二進(jìn)制(BPSK)
  • 關(guān)鍵字: DDS  實(shí)現(xiàn)  切換  通道  利用  FSK/PSK  調(diào)制器  高效  

基于FPGA的DDS基本信號(hào)發(fā)生器的設(shè)計(jì)

  • 摘要:本設(shè)計(jì)基于DDS原理和FPGA技術(shù)按照順序存儲(chǔ)方式,將對正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲(chǔ)在ROM波形表里,通過外接設(shè)備撥扭開關(guān)和鍵盤控制所需波形信號(hào)的輸出,最終將波形信息顯示在LC
  • 關(guān)鍵字: FPGA  DDS  信號(hào)發(fā)生器    

基于DDS+PLL技術(shù)的高頻時(shí)鐘發(fā)生器

  • 1引言高性能合成頻率廣泛應(yīng)用在現(xiàn)代通信、雷達(dá)和電子測量等技術(shù)領(lǐng)域中。頻率合成方法主要有3種...
  • 關(guān)鍵字: DDS  PLL技術(shù)  高頻時(shí)鐘  

先進(jìn)的DDS技術(shù)讓任意波形發(fā)生器實(shí)現(xiàn)“繪畫”功能

  • 1971年3月,美國學(xué)者J.Tierncy,C.M.Rader和B.Gold最先提出直接數(shù)字合成技術(shù)(DirectDigitalSynthesis),簡稱D...
  • 關(guān)鍵字: DDS  任意波形發(fā)生器  頻率合成  

簡述DDS原理及其基于FPGA的實(shí)現(xiàn)

  • DDS同 DSP(數(shù)字信號(hào)處理)一樣,是一項(xiàng)關(guān)鍵的數(shù)字化技術(shù)。DDS是直接數(shù)字式頻率合成器(Direct Digital Synthesizer)的英文縮寫。與傳統(tǒng)的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉(zhuǎn)換時(shí)間等優(yōu)點(diǎn),廣
  • 關(guān)鍵字: FPGA  DDS  原理    

經(jīng)改造的DDS功能用作波特率發(fā)生器

  • 一般情況下,可以用一個(gè)現(xiàn)有的振蕩器,為一個(gè)UART產(chǎn)生一個(gè)波特率時(shí)鐘。振蕩器頻率必須作分頻,而分頻會(huì)帶來波...
  • 關(guān)鍵字: DDS  波特率發(fā)生器  示波器  

基于DDS的高速定時(shí)同步方法

  • 摘要:定時(shí)同步是高速數(shù)據(jù)傳輸?shù)年P(guān)鍵技術(shù)也是難點(diǎn)問題。在對鎖相環(huán)數(shù)字化設(shè)計(jì)、DDS原理結(jié)構(gòu)和參數(shù)設(shè)計(jì)進(jìn)行研究的基礎(chǔ)上,提出了一種基于DDS的高速定時(shí)同步方法,對該定時(shí)同步方法的原理結(jié)構(gòu)框圖進(jìn)行了詳細(xì)的論述,對
  • 關(guān)鍵字: 同步  方法  定時(shí)  高速  DDS  基于  

基于DDS+PLL的跳頻信號(hào)源的設(shè)計(jì)

  • 航空通信設(shè)備包括短波通信、超短波通信設(shè)備,短波、超短波通信設(shè)備又分為常規(guī)通信方式和跳頻通信方式,跳頻通信因具有抗干擾性強(qiáng)、抗偵測能力好、頻譜利用率高和易于實(shí)現(xiàn)碼分多址等優(yōu)點(diǎn)被稱為無線電通信的“殺手
  • 關(guān)鍵字: 設(shè)計(jì)  信號(hào)源  PLL  DDS  基于  

DDS相關(guān)任意波形發(fā)生器的實(shí)現(xiàn)方案

  • 任意波形發(fā)生器( Arbit rary Waveform Generato r,AWG) 是一種多波型的信號(hào)發(fā)生器,它不僅能產(chǎn)生正弦波、指數(shù)波等常規(guī)波形,也可以表現(xiàn)出載波調(diào)制的多樣化,如:產(chǎn)生調(diào)頻、調(diào)幅、調(diào)相和脈沖調(diào)制等。更可以通過計(jì)算機(jī)
  • 關(guān)鍵字: DDS  任意波形發(fā)生器  實(shí)現(xiàn)方案    

周立功國網(wǎng)單相表DDS-GW解決方案

  • 新的智能電表標(biāo)準(zhǔn)對于智能電表的設(shè)計(jì)和生產(chǎn)提出新的要求。國網(wǎng)單相表DDS-GW解決方案因滿足新國網(wǎng)標(biāo)準(zhǔn)的要求而產(chǎn)生。該方案采用NXP公司低功耗LPC1100系列Cortex-M0微控制器作為主控芯片,完全按照國家電網(wǎng)公司智能電表
  • 關(guān)鍵字: DDS-GW  國網(wǎng)  單相表  方案    

基于DSP、DDS和ARM雷達(dá)中頻信號(hào)模擬器研究

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  DDS  ARM  雷達(dá)中頻信號(hào)  模擬器  

基于FPGA的DDS IP核設(shè)計(jì)

  • 摘要:以Altera公司的QuartusⅡ7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal TapⅡ嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟
  • 關(guān)鍵字: FPGA  DDS  IP核    

基于DDS技術(shù)的正弦交流信號(hào)源的設(shè)計(jì)

  • 摘要:以設(shè)計(jì)和實(shí)現(xiàn)可以進(jìn)行功率輸出的正弦波信號(hào)源為目的,提出了一種基于DDS技術(shù),以單片機(jī)為控制核心、AD9850芯片為頻率合成器的正弦交流電流信號(hào)源的設(shè)計(jì)方法。該正弦交流電流信號(hào)源可以產(chǎn)生頻率穩(wěn)定且頻率范圍為
  • 關(guān)鍵字: 信號(hào)源  設(shè)計(jì)  交流  技術(shù)  DDS  基于  
共267條 7/18 |‹ « 5 6 7 8 9 10 11 12 13 14 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473