首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

值得一看!高手分享FPGA設(shè)計中的一些經(jīng)驗

  • 這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對 IC 設(shè)計的新手有一定的幫助,能使得他們能少走一些彎路!在 IC 工業(yè)中有許多不同的領(lǐng)域, IC 設(shè)計者的特征
  • 關(guān)鍵字: FPGA  IC設(shè)計  經(jīng)驗  

圖文解析基于DSP逆變電源的控制方式

  • 本文對基于DSP的逆變電源控制電路部分進行了講解,通過圖文并茂的方式來幫助初學(xué)者加強對逆變電源的認識。對逆變電源感興趣的朋友不妨花上幾分鐘來閱讀
  • 關(guān)鍵字: 逆變電源  控制方式  DSP  

微控制器配對FPGA來提高系統(tǒng)效率

  • FPGA已經(jīng)變得如此成本效益的,它們越來越多地與微控制器配合使用,以提高整個系統(tǒng)的效率。使用包括添加額外的功能在電路板空間最小,增加功率高效處理
  • 關(guān)鍵字: FPGA  微控制器  

基于FPGA實現(xiàn)的音頻接口轉(zhuǎn)換電路

  • I2S總線是一種用于音頻設(shè)備間傳輸數(shù)據(jù)的串行總線標準,該總線采用獨立的時鐘線與數(shù)據(jù)線,避免了時差誘發(fā)的失真。隨著多媒體的廣泛應(yīng)用,該總線已被應(yīng)用
  • 關(guān)鍵字: FPGA  接口轉(zhuǎn)換  PCI  

結(jié)合FPGA與結(jié)構(gòu)化ASIC進行設(shè)計

  • 由于結(jié)構(gòu)化ASIC具有單位成本低、功耗低、性能高和轉(zhuǎn)換快(fast turnaound)等特點,越來越多的先進系統(tǒng)設(shè)計工程師正在考慮予以采用。在結(jié)構(gòu)化ASIC中,像
  • 關(guān)鍵字: FPGA  

利用DSP進行逆變電源管理的理論基礎(chǔ)

  • 隨著現(xiàn)代技術(shù)的不斷進步,電子產(chǎn)品對于電源的要求越來越高。以往的產(chǎn)品已經(jīng)無法滿足日益多樣化的要求,因此逆變電源開始走入人們的視線。在本文中,小
  • 關(guān)鍵字: DSP  逆變電源  控制器  

如何使用一個DSP block實現(xiàn)4個11位浮點型數(shù)據(jù)乘法運算

  •   概述  隨著深度學(xué)習(xí)的發(fā)展,為了解決更加抽象,更加復(fù)雜的學(xué)習(xí)問題,深度學(xué)習(xí)的網(wǎng)絡(luò)規(guī)模在不斷的增加,計算和數(shù)據(jù)的復(fù)雜也隨之劇增。INTEL FPGA具有高性能,可編程,低功耗等特點,為AI應(yīng)用加速提供了一種靈活、確定的低延遲、高通量、節(jié)能的解決方案。Arria10是INTELFPGA第一代集成IEEE754標準單精度硬浮點DSP block,可以為高復(fù)雜度的深度學(xué)習(xí)算法提供高精度,高能效的乘法運算?! ∩疃葘W(xué)習(xí)算法復(fù)雜度高,需要進行大量的乘法運算,如實現(xiàn)一個卷積核為5*5的特征提取,需要進行25*25次
  • 關(guān)鍵字: Arria10,DSP   

【詳解】FPGA:機器深度學(xué)習(xí)的未來?

  • 最近幾年數(shù)據(jù)量和可訪問性的迅速增長,使得人工智能的算法設(shè)計理念發(fā)生了轉(zhuǎn)變。人工建立算法的做法被計算機從大量數(shù)據(jù)中自動習(xí)得可組合系統(tǒng)的能力所取
  • 關(guān)鍵字: FPGA  

基于DSP技術(shù)的三相逆變電源之逆變電路設(shè)計

  • 在今天的文章中,我們將會就三相逆變電源方案中的逆變電路設(shè)計情況,進行詳細介紹,下面就讓我們一起來看看這種利用DSP技術(shù)芯片研發(fā)的逆變電源是如何完
  • 關(guān)鍵字: DSP  逆變電源  電路設(shè)計  

FPGA擊敗GPU和GPP,成為深度學(xué)習(xí)的未來?

  • 最近幾年,深度學(xué)習(xí)成為計算機視覺、語音識別、自然語言處理等關(guān)鍵領(lǐng)域中所最常使用的技術(shù),被業(yè)界大為關(guān)注。然而,深度學(xué)習(xí)模型需要極為大量的數(shù)據(jù)和
  • 關(guān)鍵字: FPGA  GPU  GPP  深度學(xué)習(xí)  

云中的機器學(xué)習(xí):FPGA 上的深度神經(jīng)網(wǎng)絡(luò)

  • 憑借出色的性能和功耗指標,賽靈思 FPGA 成為設(shè)計人員構(gòu)建卷積神經(jīng)網(wǎng)絡(luò)的首選 XE XE XE XE 。新的軟件工具可簡化實現(xiàn)工作。人工智能正在經(jīng)
  • 關(guān)鍵字: FPGA  

FPGA時序約束方法匯總,從易到難的都有

  •   從最近一段時間工作和學(xué)習(xí)的成果中,我總結(jié)了如下幾種進行時序約束的方法。按照從易到難的順序排列如下:  1. 核心頻率約束  這是最基本的,所以標號為0?! ?. 核心頻率約束+時序例外約束  時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但這還不是最完整的時序約束。如果僅有這些約束的話,說明設(shè)計者的思路還局限在FPGA芯片內(nèi)部?! ?. 核心頻率約束+時序例外約束+I/O約束  I/O約束包括引腳分配位置、空閑引腳驅(qū)動方式、外部走線延時(Inpu
  • 關(guān)鍵字: FPGA  時序約束  

中美貿(mào)易酣戰(zhàn) 國產(chǎn)FPGA遇“天時”尚需“人和”

  • 國產(chǎn)FPGA起步較國外廠商晚30年,技術(shù)和專利基礎(chǔ)薄弱。中興事件爆發(fā)和中美貿(mào)易戰(zhàn)升級,為本土FPGA國產(chǎn)化發(fā)展帶來新的契機。
  • 關(guān)鍵字: FPGA  Altera  

單片機學(xué)習(xí)應(yīng)用六大重要部分

  • 一、總線:我們知道,一個電路總是由元器件通過電線連接而成的,在模擬電路中,連線并不成為一個問題,因為各器件間一般是串行關(guān)系,各器件之間的連線
  • 關(guān)鍵字: 單片機  FPGA  微處理器  

一鍵看圖快速學(xué)習(xí)變頻器!

  • 在嵌入式開發(fā)中,經(jīng)常會涉及到對電機的控制,目前交流電動機的變頻控制應(yīng)用非常廣泛,所以我們來簡單看圖介紹下變頻器 (variable-frequency drive V
  • 關(guān)鍵字: 變頻器  FPGA  嵌入式  DSP  
共9878條 36/659 |‹ « 34 35 36 37 38 39 40 41 42 43 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473