首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

基于DSP的自適應數(shù)字抗噪聲模塊

  • 摘 要: 本文介紹了一種基于專用DSP芯片,采用獨特的軟件抗噪聲算法的數(shù)字抗噪聲模塊,實現(xiàn)了在120分貝噪聲環(huán)境中話音的清晰度不小于98。此模塊已成功應用于我國機載通信設備中。關(guān)鍵詞: 數(shù)字信號處理(DSP);噪聲 概述國內(nèi)目前第三代抗噪聲產(chǎn)品是利用動態(tài)降噪(DNR)技術(shù)。DNR技術(shù)是通過變化的話音峰值動態(tài)地調(diào)節(jié)輸出話音開關(guān),從而達到降噪的目的。它雖然是目前較好的一種抗噪聲模擬處理技術(shù),但也存在一些局限性,包括輕符音掉字和強音噪聲拖尾;降噪效果偏重于低頻;降噪完全采用硬件電路實現(xiàn),調(diào)試和維修比較麻煩等
  • 關(guān)鍵字: 數(shù)字信號處理(DSP)  噪聲  模塊  

橢圓曲線加密的硬件實現(xiàn)

  • 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現(xiàn)的結(jié)構(gòu),著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現(xiàn),并與軟件實現(xiàn)的性能進行了比較。關(guān)鍵詞: FPGA;多項式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數(shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎上,即對于特定的問題,沒有辦法找到一個
  • 關(guān)鍵字: FPGA  多項式有限域  橢圓曲線加密系統(tǒng)  

WCDMA速率適配算法的FPGA實現(xiàn)

  • 摘 要: 為了支持多媒體業(yè)務的傳輸,第三代移動通信WCDMA系統(tǒng)采用了獨特的編碼復接方案,同時也加大了系統(tǒng)復雜度,并引入了較長的處理時延。速率適配算法是業(yè)務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產(chǎn)生鑿孔圖樣進行比特積攢搬移的實現(xiàn)方案,縮短了處理延時,大大提高了系統(tǒng)的處理能力。關(guān)鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網(wǎng)爆炸性的增長以及各種無線業(yè)務需求的增加,傳統(tǒng)的無線通信網(wǎng)已經(jīng)越來越無法適應人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務為目的的
  • 關(guān)鍵字: FPGA  保留比特搬移  編碼復接  速率適配  鑿孔圖樣  

virterx技術(shù)白皮書

  • 平臺FPGA的興起隨著Virtex系列在片上系統(tǒng)(SoC)應用中的廣泛應用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領先的可編程邏輯供應商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設計方法。通過實現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實了自己的實力。最早的例子是于1991年實現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Vi
  • 關(guān)鍵字: FPGA  Xilinx  

FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應用

  • 摘 要: 本文介紹了用FPGA實現(xiàn)的FIR算法,并對這種算法應用于汽車動態(tài)稱重儀表中的結(jié)果做了分析。實踐證明此算法用于動態(tài)稱重具有良好的效果。關(guān)鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅(qū)動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消
  • 關(guān)鍵字: FIR  FPGA  動態(tài)稱重  

英特爾成功開發(fā)480Mbps之UWB收發(fā)器

  • 日前(4月7日~8日)在甫結(jié)束的日本2004年英特爾IDF論壇中,英特爾首度展示了480Mbps的UWB無線傳輸,打破該公司在去年實現(xiàn)的252Mbps紀錄。據(jù)日經(jīng)BP社消息,英特爾是采用FPGA設計LSI收發(fā)器,這代表著可以使用CMOS技術(shù),以低成本生無線USB收發(fā)器,無線傳輸技術(shù)是多頻帶OFDM(版本0.8),所用頻率3GHz~5GHz,使用3個528MHz的頻帶
  • 關(guān)鍵字: 英特爾  FPGA  Wisair  

2004年,SEED成功推出SEED-DTK系列教學實驗箱

  •   2004年,SEED成功推出SEED-DTK系列教學實驗箱, 獨特的創(chuàng)意成功開創(chuàng)DSP教學新概念。
  • 關(guān)鍵字: SEED  DSP  

全數(shù)字鎖相環(huán)的設計

  • 摘要:本文在說明全數(shù)字鎖相環(huán)的基礎上,提出了一種利用FPGA設計一階全數(shù)字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結(jié)合本設計的一些仿真波形詳細描述了數(shù)字鎖相環(huán)的工作過程,最后對一些有關(guān)的問題進行了討論。關(guān)鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領域得到了廣泛的應用。如信號處理,調(diào)制解調(diào),時鐘同步,倍頻,頻率綜合等都應用到了鎖相環(huán)技術(shù)。傳統(tǒng)的鎖相環(huán)由模擬電路實現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
  • 關(guān)鍵字: DPLL  FPGA  FSK  全數(shù)字鎖相環(huán)  

2003年,SEED-DEC系列DSP模板面市

  •   2003年,SEED-DEC系列DSP模板面市,一種功能、接口齊全DSP模板為行業(yè)客戶應用提供最大空間。
  • 關(guān)鍵字: SEED  DSP  

2003年,Wim Roelandts 成為賽靈思董事會主席

  •   2003年,Wim Roelandts 成為董事會主席。Bernie Vonderschmitt 離職:公司的最后一個創(chuàng)始人為我們留下了寶貴的財富。
  • 關(guān)鍵字: 賽靈思  FPGA  

2003年,賽靈思推出 Spartan-3 系列產(chǎn)品

  •   2003年,推出 Spartan-3 系列產(chǎn)品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技術(shù)讓我們領先競爭者一大步,并使我們處于領先高級半導體制造商的地位。
  • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  

利用Matlab和Simulink對DSP進行系統(tǒng)級的設計方法

  • 摘要:本文介紹了利用Matlab和 Simulink中 Developer's Kit for TI DSP工具對DSP進行系統(tǒng)級設計的方法。關(guān)鍵詞:DSP;Matlab;TI;CCS;IDE引言傳統(tǒng)的DSP設計開發(fā)流程分為兩個部分:開發(fā)設計和產(chǎn)品實現(xiàn)。在開發(fā)設計部分完成算法開發(fā)和方案設計,產(chǎn)品的實現(xiàn)用來驗證開發(fā)設計的正確性,通常是在不同的部門相互獨立地完成。這樣的開發(fā)流程存在許多問題,如相互之間的協(xié)作,系統(tǒng)范圍內(nèi)的算法測試,系統(tǒng)設計的錯誤不能被及時發(fā)現(xiàn)等。利用Matlab和Simulink系統(tǒng)級的設計方
  • 關(guān)鍵字: CCS  DSP  IDE  Matlab  TI  

2003年,賽靈思宣布將歐洲總部設在都柏林

  •   2003年,賽靈思完成了主要擴展,并且宣布將歐洲總部設在都柏林。
  • 關(guān)鍵字: 賽靈思  FPGA  

BLACKfinTMDSP體系結(jié)構(gòu):能實現(xiàn)帶電源管理功能的多樣性應用

  • 引言嵌入式系統(tǒng)應用一般可分為兩類:一類主要是數(shù)字信號處理器(DSP)強大的數(shù)值計算功能的應用,其應用實例是V.90語音頻段調(diào)制解調(diào)器的數(shù)據(jù)泵器件應用中嵌入的增強型DSP;另一類則是控制方面的應用,其應用實例是手持式計算機或數(shù)字手表。人們對這兩類不同的應用系統(tǒng)通常采用的設計方法是,根據(jù)應用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數(shù)值計算提供更強大的運算能力;而MCU通常易于編程并且能提供多種片內(nèi)外圍器件,以便使每一種MCU更加適合其相應的應用需求。另外,這些MCU各自的指令集都與其相應的
  • 關(guān)鍵字: DSP  模擬IC  電源  

用DSP應對3G手機的語音識別應用

  • 數(shù)據(jù)速率高達2Mb/s的3G手機將可以支持包括數(shù)據(jù)業(yè)務和互聯(lián)網(wǎng)連接在內(nèi)的多媒體應用。由此,人們希望大多數(shù)3G手機的屏幕更大,鍵盤更小。為避免小鍵盤帶來的不便,借助自動語音識別技術(shù)(ASR)實現(xiàn)語音撥號成為3G手機普遍看好的特性。如果ASR能夠擔當起這一重任并使消費者滿意,那么它將最終完全取代小鍵盤而用在3G手機上。從設計的角度來看,ASR在實時操作以及語音格式的清晰程度與快速識別等功能性的實現(xiàn)方面,需要依靠高性能數(shù)字信號處理器技術(shù)來完成所需的復雜算法。幸運的是,現(xiàn)代DSP技術(shù)已取得了很大進展,它已經(jīng)實現(xiàn)了
  • 關(guān)鍵字: 3G  DSP  
共9875條 656/659 |‹ « 650 651 652 653 654 655 656 657 658 659 »

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473