首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> log-add算法單元

log-add算法單元 文章 進入log-add算法單元技術社區(qū)

多項式擬合在log-add算法單元中的應用及其FPGA實現(xiàn)

  • 綜合考慮面積和速度等因素,采用一次多項式擬合實現(xiàn)了簡單快速的log-add算法單元。實驗結果表明,在相同的精度要求下,其FPGA實現(xiàn)資源占用合理,硬件開銷好于其他次數(shù)的多項式擬合實現(xiàn)方案。
  • 關鍵字: log-add算法單元  多項式擬合  FPGA  

LOG104在Wheatston應變測量橋路中的應用

  • 本文利用高精度對數(shù)運算放大器LOG104的優(yōu)良對數(shù)運算功能,解決了工業(yè)測量中Wheatston恒壓應變電橋橋源失調對測量電路的誤差影響,對與所選對數(shù)芯片和儀用放大器相關器件加以比較,設計出一種滿足工業(yè)現(xiàn)場應用的新型高精度應變處理電路。
  • 關鍵字: Wheatston  LOG  104  應變測量    

基于DSP的Max-Log-MAP算法實現(xiàn)與優(yōu)化

共3條 1/1 1
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473