首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> max-log-map

獨(dú)特的功能——只有MAX II CPLD能夠提供

  • MAX? II CPLD 體系結(jié)構(gòu)中兩個(gè)獨(dú)特的功能是其他 CPLD 所不具有的:內(nèi)部振蕩器和 8 Kbits 非易失用戶閃存 ( 請參考圖 1) 。
  • 關(guān)鍵字: MAX?II  體系結(jié)構(gòu)  CPLD  獨(dú)特功能  

CPLD MAX II低成本架構(gòu)

  • 基于極具突破性的新型CPLD架構(gòu),MAX? II器件重新定義了CPLD的價(jià)值定位。傳統(tǒng)意義上,CPLD由基于宏單元的邏輯陣列塊(LAB)和特定的全局布線矩陣組成。對于基于宏單元的構(gòu)架,隨著邏輯密度的增加,布線區(qū)域呈指數(shù)性增長,因此當(dāng)密度大于512宏單元時(shí),該架構(gòu)不具有高效的可升級性。
  • 關(guān)鍵字: 架構(gòu)  CPLD  Max  

基于CPLD/FPGA的出租車計(jì)費(fèi)系統(tǒng)

  • 介紹了出租車計(jì)費(fèi)器系統(tǒng)的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構(gòu)成該數(shù)字系統(tǒng)的設(shè)計(jì)思想和實(shí)現(xiàn)過程。論述了車型調(diào)整模塊、計(jì)程模塊、計(jì)費(fèi)模塊、譯碼動(dòng)態(tài)掃描模塊等的設(shè)計(jì)方法與技巧。
  • 關(guān)鍵字: CPLD/PPGA  硬件描述語言  出租車計(jì)費(fèi)器  MAX+PLUS軟件  數(shù)字系統(tǒng)  

用MAX+PLUSⅡ開發(fā)Altera CPLD

  • 介紹利用MAX+PLUSⅡ軟件對Altera公司的CPLD進(jìn)行圖形設(shè)計(jì)、編譯以及在系統(tǒng)編程的基本方法和步驟。
  • 關(guān)鍵字: PlusⅡ軟件  CPLD  在線編程  Max  

多項(xiàng)式擬合在log-add算法單元中的應(yīng)用及其FPGA實(shí)現(xiàn)

  • 綜合考慮面積和速度等因素,采用一次多項(xiàng)式擬合實(shí)現(xiàn)了簡單快速的log-add算法單元。實(shí)驗(yàn)結(jié)果表明,在相同的精度要求下,其FPGA實(shí)現(xiàn)資源占用合理,硬件開銷好于其他次數(shù)的多項(xiàng)式擬合實(shí)現(xiàn)方案。
  • 關(guān)鍵字: log-add算法單元  多項(xiàng)式擬合  FPGA  

FPGA設(shè)計(jì)開發(fā)軟件Quartus II的使用技巧之:Quartus II軟件基礎(chǔ)介紹

  • Quartus II設(shè)計(jì)軟件是Altera提供的完整的多平臺設(shè)計(jì)環(huán)境,能夠直接滿足特定設(shè)計(jì)需要,為可編程芯片系統(tǒng)(SOPC)提供全面的設(shè)計(jì)環(huán)境。Quartus II軟件含有FPGA和CPLD設(shè)計(jì)所有階段的解決方案。
  • 關(guān)鍵字: QuartusII  Max+PlusII  FPGA  

MAX1226/MAX1228/MAX1230串行12位模數(shù)轉(zhuǎn)換器(ADC)簡介

  • MAX1226/MAX1228/MAX1230是串行12位模數(shù)轉(zhuǎn)換器(ADC),內(nèi)置基準(zhǔn)和溫度傳感器。這些器件具有片內(nèi)FIFO、掃描模式、內(nèi)部時(shí)鐘模式,內(nèi)部平均和AutoShutdowntrade;等特性。采用外部時(shí)鐘,其最高采樣速率可達(dá)300ksps。MAX1
  • 關(guān)鍵字: MAX    

Altera增強(qiáng)MAX II系列,進(jìn)一步拓展其CPLD應(yīng)用

  • Altera公司宣布,提供工業(yè)級溫度范圍以及功耗更低的MAX IIZ器件,從而進(jìn)一步增強(qiáng)了MAX IIreg; CPLD系列。MAX IIZ CPLD完美的結(jié)合了邏輯密度、I/O和小外形封裝,靜態(tài)功耗降低了55%,非常適合低成本和低功耗應(yīng)用。這
  • 關(guān)鍵字: Altera  MAX II  CPLD應(yīng)用  

為MAX16046 EEPROM可編程系統(tǒng)管理器增加自動(dòng)重啟功能

  • 引言 系統(tǒng)重啟功能對于有些應(yīng)用非常實(shí)用,例如,無法提供復(fù)位的主控制器。本文介紹了一個(gè)在基于非易失(NV)故障寄存器的可編程系統(tǒng)管理器中產(chǎn)生簡單自動(dòng)重啟操作的有效方案。在系統(tǒng)管理器中增加一個(gè)小器件,即可按照
  • 關(guān)鍵字: EEPROM  MAX  可編程系統(tǒng)    

基于Android平臺移動(dòng)導(dǎo)航定位的研究與設(shè)計(jì)

  • 基于Android平臺移動(dòng)導(dǎo)航定位的研究與設(shè)計(jì),摘要:隨著無線網(wǎng)絡(luò)技術(shù)的發(fā)展和Android平臺移動(dòng)智能終端的普及,各具特色的基于位置的服務(wù)應(yīng)用接踵而至。由于全球定位系統(tǒng)GPS應(yīng)用領(lǐng)域的不斷延伸和擴(kuò)展,傳統(tǒng)的LBS僅限于單方位置信息呈現(xiàn),已不能滿足人們?nèi)找嬖鲩L的
  • 關(guān)鍵字: Android平臺  LBS  Map API  移動(dòng)導(dǎo)航定位  

MAP圖對調(diào)速電機(jī)的作用

  •   在說調(diào)速電機(jī)之前,我們先了解一下MAP圖的作用。   MAP圖是什么?   電機(jī)中的MAP圖是電機(jī)測試時(shí)生成的一種數(shù)據(jù)曲線圖,主要是反映在不同轉(zhuǎn)速、扭矩下的電機(jī)效率分布情況,通俗而言就是效率分布圖,類似于我們地理課上常見的等高線圖。將效率相同的點(diǎn)連成一環(huán)線直接投影到平面形成水平曲線,不同效率的環(huán)線不會相合。效率值比較接近的位置,線就會相對密集;相反,效率值相差較大的位置,線的間隔也會較大。   通常而言,MAP都是利用MATLAB軟件,通過將測試點(diǎn)輸入電腦畫出來的,以轉(zhuǎn)速扭矩為坐標(biāo)軸,把效率值按
  • 關(guān)鍵字: MAP  電機(jī)  

基于Android警民交互系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 目前智能手機(jī)已廣泛普及,本文利用智能手機(jī)GPS定位和Baidu Map API,設(shè)計(jì)了基于Android平臺的警民交互系統(tǒng),對整個(gè)軟件系統(tǒng)中的主要功能模塊,如系統(tǒng)總體框架、開發(fā)環(huán)境、數(shù)據(jù)庫設(shè)計(jì)等方面進(jìn)行了細(xì)致的分析與研究。經(jīng)過多次的實(shí)驗(yàn)測試,該系統(tǒng)滿足在實(shí)際中對網(wǎng)絡(luò)延遲和GPS定位精度方面的要求,能夠有效解決傳統(tǒng)報(bào)警的弊端。
  • 關(guān)鍵字: Android操作系統(tǒng)  Baidu Map API  GPS定位  警民交互  201606  

基于DPP的自動(dòng)音符切分識別研究

  • 基于內(nèi)容的音樂分析是計(jì)算機(jī)音樂智能處理領(lǐng)域的重要分支,其中音符的分割和識別是關(guān)鍵技術(shù)之一。本文首先根據(jù)音級輪廓特征(PCP),對音樂進(jìn)行特征提取,將幀集通過行列式點(diǎn)過程(DPP)進(jìn)行建模,最后根據(jù)最大后驗(yàn)概率估計(jì)(MAP)選出幀子集,從而實(shí)現(xiàn)音符的分割。DPP將復(fù)雜的概率計(jì)算轉(zhuǎn)換為簡單的行列式計(jì)算,減少了計(jì)算量。在鋼琴音樂片段多音符的的識別中,得到了67.3%的正確率,解決了多音符的切分識別難題。
  • 關(guān)鍵字: 音符切分  PCP  行列式點(diǎn)過程  子集選擇  MAP  201605  

那些關(guān)于寒冬的預(yù)言對嗎?國產(chǎn)手機(jī)品牌繼續(xù)擴(kuò)張

  • 我看完全文發(fā)現(xiàn)是軟文。
  • 關(guān)鍵字: 酷派  MAX  

Mouser供貨Terasic MAX 10 Nios II嵌入式評估板

  •   貿(mào)澤電子(Mouser Electronics) 即日起開始分銷Terasic Technologies的 MAX® 10 Nios® II嵌入式評估套件 (NEEK)。此評估套件支持測試和開發(fā)Altera® MAX 10非易失性現(xiàn)場可編程門陣列 (FPGA),這一非常全面的設(shè)計(jì)環(huán)境為嵌入式開發(fā)人員提供了建立基于處理的系統(tǒng)所需的一切。套件允許開發(fā)人員根據(jù)其特定需求快速定制處理器和IP,而軟件不會受限于處理器的固定功能集。   Mouser分銷的Terasic MAX 10
  • 關(guān)鍵字: Mouser  MAX 10   
共172條 4/12 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473