首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> mda-eda

基于Proteus的ARM虛擬開發(fā)

  •   1  引言   現(xiàn)在,人們生活中的每個(gè)角落都有嵌入式設(shè)備的存在,比如數(shù)碼相機(jī)、移動(dòng)電話、TV機(jī)頂盒及掌上電腦等等。這些嵌入式設(shè)備多采用32位RISC嵌入式處理器作為核心部件。其中基于ARM核的嵌入式處理器獨(dú)占鰲頭,在32位RISC處理器中占據(jù)超過(guò)75%的市場(chǎng)份額。ARM核嵌入式處理器通常采用C語(yǔ)言編程,目前ARM公司的開發(fā)工具ADS、RealView以及Keil與ARM核處理器結(jié)合較好,得到了廣大嵌入式學(xué)習(xí)者的一致認(rèn)可。   在傳統(tǒng)的嵌入式系統(tǒng)學(xué)習(xí)中,嵌入式開發(fā)平臺(tái)是必不可少的。其中資源
  • 關(guān)鍵字: ARM  Proteus  RISC  EDA  

聯(lián)電公布技術(shù)發(fā)展圖 質(zhì)疑450mm晶圓可行性

  •   在設(shè)計(jì)自動(dòng)化會(huì)議(DesignAutomationConference,DAC)上,臺(tái)灣代工廠商聯(lián)電(UMC)公布了公司的工藝發(fā)展路線圖,并宣布與EDA領(lǐng)域形成聯(lián)盟關(guān)系。     與代工龍頭廠商臺(tái)積電(TSMC)不同,全球第二大代工廠商聯(lián)電(UMC)表示,不開發(fā)下一代450mm晶圓技術(shù)。   聯(lián)電的65nm技術(shù)已啟動(dòng)了一段時(shí)間,公司將立即進(jìn)入45nm和40nm節(jié)點(diǎn)。其競(jìng)爭(zhēng)對(duì)手臺(tái)積電也正在將高k金屬柵方案用于32nm節(jié)點(diǎn)。   聯(lián)電的45/40nm工藝采用多層金屬、銅互連和超低k介質(zhì)等
  • 關(guān)鍵字: 聯(lián)電  EDA  450mm晶圓  EDA  

SpringSoft收購(gòu)美國(guó)NOVAS等五家公司 成為亞洲最大EDA公司

  •   電子設(shè)計(jì)自動(dòng)化領(lǐng)導(dǎo)廠商SpringSoft Inc.,27日宣布完成收購(gòu)美國(guó)Novas軟件公司及其它四家EDA公司之全球化策略布局。此舉將拓展SpringSoft在服務(wù)全球客戶及提供更多專業(yè)自動(dòng)化解決方案上之能力,解決發(fā)展復(fù)雜的數(shù)字、邏輯、混合信號(hào)集成電路 (ICs)、專用集成電路 (ASICs)、微處理器、及系統(tǒng)芯片 (SoCs) 上的重大難題。 除了收購(gòu)美國(guó)Novas,SpringSoft Inc.亦陸續(xù)完成購(gòu)入發(fā)展硬件輔助驗(yàn)證技術(shù)的Fortelink、發(fā)展高階IC 繞線技術(shù)的Nanovata、
  • 關(guān)鍵字: SpringSoft  電子設(shè)計(jì)  EDA  

2008年6月1日,億道電子成為信息產(chǎn)業(yè)部 (CSIP) 合作伙伴

  •   億道電子成為信息產(chǎn)業(yè)部 (CSIP) 合作伙伴。
  • 關(guān)鍵字: 億道  EDA  

低頻數(shù)字相位(頻率)測(cè)量的CPLD實(shí)現(xiàn)

  •   在電子測(cè)量技術(shù)中,測(cè)頻測(cè)相是最基本的測(cè)量之一。相位測(cè)量?jī)x是電子領(lǐng)域的常用儀器,當(dāng)前測(cè)頻測(cè)相主要是運(yùn)用等精度測(cè)頻、PLL鎖相環(huán)測(cè)相的方法。研究發(fā)現(xiàn),等精度測(cè)頻法具有在整個(gè)測(cè)頻范圍內(nèi)保持恒定的高精度的特點(diǎn),但是該原理不能用于測(cè)量相位。PLL鎖相環(huán)測(cè)相可以實(shí)現(xiàn)等精度測(cè)相,但電路調(diào)試較復(fù)雜。因此,選擇直接測(cè)相法作為低頻測(cè)相儀的測(cè)試方法[1、2、3、4]。   設(shè)計(jì)的低頻測(cè)相儀,滿足以下的技術(shù)指標(biāo):a .頻率20-20KHz;b .輸入阻抗≥100KΩ;c.相位測(cè)量絕對(duì)誤差≤1度; d
  • 關(guān)鍵字: CPLD  電子測(cè)量  相位測(cè)量  單片機(jī)  EDA  

基于CPLD的MIDI音樂(lè)播放器的設(shè)計(jì)

  • 摘要:本音樂(lè)播放器依據(jù)MIDI音樂(lè)基本原理,結(jié)合EDA技術(shù),采用ALTERA公司的可編程邏輯器件(CPLD)EPF10LC84-4作為控制核心而設(shè)計(jì)的。本文主要闡述了利用VHDL語(yǔ)言設(shè)計(jì)MIDI音樂(lè)發(fā)生器芯片,再配上必要的外圍電路,從而實(shí)現(xiàn)四首音樂(lè)選擇播放、并配有隨音樂(lè)節(jié)奏而閃爍變化的彩燈等功能的EDA應(yīng)用系統(tǒng)。 關(guān)鍵字:EDA、CPLD、音樂(lè)播放器、VHDL語(yǔ)言 0? 引言 大規(guī)??删幊踢壿嬈骷﨏PLD和FPGA是當(dāng)今應(yīng)用最廣泛的兩類可編程邏輯器件,電子設(shè)計(jì)工程師利用它可以在辦公室或?qū)?/li>
  • 關(guān)鍵字: EDA  CPLD  音樂(lè)播放器  VHDL語(yǔ)言  

PAM使用Simucad設(shè)計(jì)流程流片出第一批集成電路產(chǎn)品

  •   美國(guó)龍鼎微電子有限公司(PAM)致力于設(shè)計(jì)高級(jí)模擬和高壓集成電路。它剛剛使用全Simucad工具設(shè)計(jì)流程成功流片出第一批復(fù)雜集成電路產(chǎn)品。   Simucad Design Automation是世界領(lǐng)先的模擬、混合信號(hào)以及射頻電子設(shè)計(jì)自動(dòng)化(EDA) 軟件供應(yīng)商。 ???   PAM目前生產(chǎn)的 PAM3101 IC使用Simucad的 TSMC05_5V MM (PDK) 以及 Simucad定制IC CAD 設(shè)計(jì)軟件進(jìn)行設(shè)計(jì)、仿真以及流片。其他正在開發(fā)的PAM
  • 關(guān)鍵字: 集成電路  PAM  Simucad  EDA  

基于MDA的嵌入式軟件開發(fā)平臺(tái)設(shè)計(jì)

  •   1 引言   短波通信是通過(guò)電離層反射來(lái)實(shí)現(xiàn)遠(yuǎn)程信息傳輸,因而其通信受地形限制小;其次通信成本低,靈活性強(qiáng)。但它也存在一些缺點(diǎn),如:信息傳輸?shù)目煽啃圆睿嬖谏钏ヂ浜投鄰綍r(shí)延失真等。在一般在短波信道中傳輸數(shù)據(jù),信息的誤碼率通常在10-2-10-3的數(shù)量級(jí),這些嚴(yán)重的衰落以及多徑效應(yīng)造成的碼間串?dāng)_,限制了通信質(zhì)量的進(jìn)一步提高。近年來(lái),由于在短波數(shù)據(jù)通信系統(tǒng)中,采用了各種有效的抗衰落和抗多徑的措施,使系統(tǒng)的誤碼率差不多提高了兩個(gè)數(shù)量級(jí)。其中,時(shí)頻組合調(diào)制技術(shù)(即FTSK)是目前廣泛采用的抗衰落和抗多徑技術(shù)
  • 關(guān)鍵字: 嵌入式  MDA  軟件開發(fā)  短波通信  4FTSK  

Proteus在單片機(jī)系統(tǒng)設(shè)計(jì)中的應(yīng)用

  •    本文結(jié)合實(shí)例,介紹了基于Proteus的單片機(jī)電路系統(tǒng)設(shè)計(jì)和仿真過(guò)程。與傳統(tǒng)方法相比,使用Proteus可以提高單片機(jī)系統(tǒng)設(shè)計(jì)效率,具有很好的經(jīng)濟(jì)性、靈活性。   1  引言   單片機(jī)電子類等相關(guān)專業(yè)的一門重要課程,在實(shí)際工程中有著廣泛應(yīng)用。全各大中專院校開設(shè)了不同類型的單片機(jī)課程及相關(guān)的實(shí)驗(yàn)和綜合設(shè)計(jì)。在些專業(yè)的課程設(shè)計(jì)、畢業(yè)設(shè)計(jì)及大學(xué)生電子競(jìng)賽中,單片機(jī)也是一種非常重要的開發(fā)工具。   隨著計(jì)算機(jī)技術(shù)的迅速發(fā)展,使用EDA軟件進(jìn)行電路仿真與設(shè)計(jì)已經(jīng)成為一種趨勢(shì)。眾多院
  • 關(guān)鍵字: Proteus  單片機(jī)  EDA  ISIS  ARES  

基于SPCE061A和CPLD的電動(dòng)自行車充電系統(tǒng)研制

  •   電動(dòng)車由于具有無(wú)廢氣污染、無(wú)噪音、輕便美觀等特點(diǎn),受到眾多使用者的青睞。但使用中也暴露出它的局限性,那就是蓄電池的容量決定了它的使用范圍,而且存在充電時(shí)間長(zhǎng)的缺點(diǎn)。目前隨著電動(dòng)自行車的發(fā)展,急需解決的問(wèn)題就是如何實(shí)現(xiàn)快速靈活的充電。   隨著電子技術(shù)、可編程邏輯器件(FPGA,CPLD)、EDA技術(shù)的飛速發(fā)展,基于硬件編程語(yǔ)言的自上而下(TOP-TO-DOWN)設(shè)計(jì)方法給數(shù)字系統(tǒng)的開發(fā)設(shè)計(jì)帶來(lái)了革命性變革,僅使用單片機(jī)來(lái)實(shí)現(xiàn)系統(tǒng)控制的傳統(tǒng)方法正在被越來(lái)越多的以MCU+FPGA/CPLD為核心的最新設(shè)
  • 關(guān)鍵字: CPLD  SPCE061A  FPGA  EDA  充電  電動(dòng)自行車  

SoC功耗設(shè)計(jì)的黃金模型

  •   在SoC系統(tǒng)設(shè)計(jì)方面,現(xiàn)在還有一些人們幾乎未涉足的領(lǐng)域,而這些領(lǐng)域?qū)?duì)降低功耗產(chǎn)生最大的推動(dòng)作用。幸運(yùn)的是,人們現(xiàn)在已經(jīng)擁有大量針對(duì)這一領(lǐng)域的設(shè)計(jì)工具。在近日美國(guó)舊金山舉辦的Electronic Summit2008上,Mentor Graphics的ESL-HDL部門總經(jīng)理Glenn Perry介紹了系統(tǒng)級(jí)設(shè)計(jì)需要考慮的方方面面。   系統(tǒng)架構(gòu)方面的改進(jìn)將帶來(lái)巨大的好處,不過(guò)在EDA世界,人們只有在設(shè)計(jì)的較晚階段才使用功耗仿真工具,如門級(jí)和物理實(shí)現(xiàn)級(jí)。那為何不在系統(tǒng)級(jí)進(jìn)行這些工作?原因主要包括:
  • 關(guān)鍵字: SoC  功耗  EDA  

基于FPGA的高速PID控制器設(shè)計(jì)與仿真

  •   在CNC(電腦數(shù)控)加工、激光切割、自動(dòng)化磨輥弧焊系統(tǒng)、步進(jìn)/伺服電機(jī)控制及其他由電機(jī)控制的機(jī)械組裝定位運(yùn)動(dòng)控制系統(tǒng)中,PID控制器應(yīng)用得非常廣泛。其設(shè)計(jì)技術(shù)成熟,長(zhǎng)期以來(lái)形成了典型的結(jié)構(gòu),參數(shù)整定方便,結(jié)構(gòu)更改靈活,能滿足一般控制的要求。   此類運(yùn)動(dòng)控制系統(tǒng)的被控量常為速度、角度等模擬量,被控量與設(shè)定值之間的誤差值經(jīng)離散化處理后,可由數(shù)字PID控制器實(shí)現(xiàn)的控制算法加以運(yùn)算,最后再轉(zhuǎn)換為模擬量反饋給被控對(duì)象,這就是PID控制中常用的近似逼近原理。   采用這種結(jié)構(gòu)設(shè)計(jì)的控制系統(tǒng),其性能只能與原連
  • 關(guān)鍵字: FPGA  PID控制器  A/D變換  EDA  

基于MAX+plusⅡ開發(fā)平臺(tái)的EDA設(shè)計(jì)方法

  •   MAX + plus Ⅱ是美國(guó)Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進(jìn)行數(shù)字系統(tǒng)的設(shè)計(jì)。用圖形輸入方式和文本輸入方式設(shè)計(jì)了一模60 計(jì)數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計(jì)的一般方法和過(guò)程,揭示了其在數(shù)字系統(tǒng)中的重要作用。   EDA ( Elect ronic Design Automation) 即電子設(shè)計(jì)自動(dòng)化技術(shù),是指以計(jì)算機(jī)為基本工作平臺(tái),把應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、智能化技術(shù)融合在一個(gè)電子CAD 通用軟件包中,輔助進(jìn)行三方面的電子設(shè)計(jì)工作,即集成電路設(shè)計(jì)、電子電路設(shè)計(jì)以及
  • 關(guān)鍵字: EDA   FPGA  

消除狀態(tài)機(jī)毛刺策略探討

  •   隨著EDA技術(shù)的高速發(fā)展, 以大規(guī)模和超大規(guī)模器件FPGA/CPLD為載體、以VHDL(硬件描述語(yǔ)言)為工具的電子系統(tǒng)設(shè)計(jì)越來(lái)越廣泛。有限狀態(tài)機(jī)(簡(jiǎn)稱狀態(tài)機(jī))作為數(shù)字系統(tǒng)控制單元的重要設(shè)計(jì)方案之一,無(wú)論與基于VHDL語(yǔ)言的其他設(shè)計(jì)方案相比,還是與可完成相似功能的CPU設(shè)計(jì)方案相比,在運(yùn)行速度的高效、執(zhí)行時(shí)間的確定性和高可靠性方面都顯現(xiàn)出強(qiáng)大的優(yōu)勢(shì)。因此狀態(tài)機(jī)在數(shù)字電子系統(tǒng)設(shè)計(jì)中的地位日益凸顯。   1 狀態(tài)機(jī)“毛刺”的產(chǎn)生   狀態(tài)機(jī)通常包含主控時(shí)序進(jìn)程、主控組合進(jìn)程和輔助
  • 關(guān)鍵字: EDA  有限狀態(tài)機(jī)  毛刺  

HE MATHWORKS宣布針對(duì)SYNOPSYS VCS MX的EDA SIMULATOR LINK DSMATLAB和 Simulink與Synopsys VCS MX之間的協(xié)同仿真接口加速硬件驗(yàn)證

  •   馬薩諸塞州內(nèi)蒂克市 – 2008年4月11日-The MathWorks于今日宣布推出EDA Simulator Link DS,實(shí)現(xiàn)MATLAB和Simulink與Synopsys VCS MX功能驗(yàn)證解決方案之間的協(xié)同仿真鏈接。   EDA Simulator Link DS通過(guò)協(xié)調(diào)MATLAB代碼和Simulink模型與Synopsys’ VCS MX解決方案的執(zhí)行,使得系統(tǒng)級(jí)模型可以重新使用為硬件描述語(yǔ)言(HDL)和寄存器傳輸級(jí)(RTL)實(shí)現(xiàn)的測(cè)試工作臺(tái)。該集成通過(guò)在
  • 關(guān)鍵字: EDA  MATLAB  Simulink  
共700條 34/47 |‹ « 32 33 34 35 36 37 38 39 40 41 » ›|

mda-eda介紹

您好,目前還沒(méi)有人創(chuàng)建詞條mda-eda!
歡迎您創(chuàng)建該詞條,闡述對(duì)mda-eda的理解,并與今后在此搜索mda-eda的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473