首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> pll-based

安森美半導體推出新的PureEdge?高性能單頻和雙頻晶體振蕩器模塊

  •   全球領先的高能效電源半導體解決方案供應商安森美半導體(ON Semiconductor,美國納斯達克上市代號:ONNN)擴充了高性能時鐘和數(shù)據(jù)管理產(chǎn)品系列,推出九款基于鎖相環(huán)(PLL)的新PureEdge?時鐘模塊,替代晶體振蕩器(XO)。NBXxxxx系列非常適用于高速網(wǎng)絡、電信和高端計算應用。   安森美半導體亞太區(qū)標準產(chǎn)品部市場營銷副總裁麥滿權(quán)說:“安森美半導體新的時鐘模塊標志著公司進入頻率控制市場,以充分發(fā)揮我們公司在高性能、超低抖動時鐘分配領域奠定的長期領先地位。這
  • 關(guān)鍵字: 安森美半導體  PureEdge  PLL  

選擇和表征鎖相環(huán)在定時和相位控制中的應用

  •   鎖相環(huán)(PLL)廣泛應用于無線通信,在基站中的主要用途是為發(fā)射器和接收器中的上變頻和下變頻電路提供一個穩(wěn)定的、低噪聲的射頻(RF)本地振蕩器(LO)。鑒于PLL本身的性能,它還可以用于控制其他許多電路中時鐘信號的定時,而且在某些應用中,如果使用得當可以代替價格較貴的定時芯片。   大多數(shù)高速數(shù)字電路的設計工程師會在注重相位的應用中選擇很貴的定時芯片,因為通常都是對限定頻率范圍(通常是適合SONET/SDH頻率的線路速率)粗略地表征定時指標。相比之下,PLL器件通常覆蓋了很寬的頻率范圍,而且在相位控制
  • 關(guān)鍵字: 鎖相環(huán)  PLL    

系統(tǒng)時鐘源的比較選擇及高性能PLL的發(fā)展趨勢

  • 在所有電子系統(tǒng)中,時鐘相當于心臟,時鐘的性能和穩(wěn)定性直接決定著整個系統(tǒng)的性能。典型的系統(tǒng)時序時鐘信號的產(chǎn)生和分配包含多種功能,如振蕩器源、轉(zhuǎn)換至標準邏輯電平的部件以及時鐘分配網(wǎng)絡。這些功能可以由元器件芯片組或高度集成的單封裝來完成,如圖1所示。 系統(tǒng)時鐘源需要可靠、精確的時序參考,通常所用的就是晶體。本文將比較兩種主要的時鐘源——晶體振蕩器(XO,簡稱晶振)模塊和鎖相環(huán)(PLL)合成器,并探討高性能PLL的發(fā)展趨勢。? ? 圖1:安森美半導體提供的
  • 關(guān)鍵字: 時鐘源 選擇 PLL 發(fā)展   

系統(tǒng)時鐘源的比較及高性能PLL的趨勢

  • 在所有電子系統(tǒng)中,時鐘相當于心臟,時鐘的性能和穩(wěn)定性直接決定著整個系統(tǒng)的性能。典型的系統(tǒng)時序時鐘信號的產(chǎn) ...
  • 關(guān)鍵字: 振蕩  鎖相環(huán)  PLL  同步  緩存  倍頻  動態(tài)  

采用PLL技術(shù)的合成頻率源設計

  • 介紹分頻鎖相頻率合成技術(shù)。通過對鎖相環(huán)工作過程及相位噪聲等的基本原理的分析,采用PLL技術(shù)成功設計了1.8 GHz鎖相頻率源。
  • 關(guān)鍵字: PLL  合成  頻率源    

低噪聲、集成的VCO/PLL RF合成器滿足了無線基礎設施的需求(圖)

  • 無線通信應用中的合成器
    在無線通信系統(tǒng)設計中,為混頻器與調(diào)制解調(diào)器生成本地振蕩器(LO)時鐘的合成器是決定系統(tǒng)性能高低的關(guān)鍵組件。其會直接降低系統(tǒng)性能裕量,進而影響接收機的靈敏度、發(fā)送器的誤差矢量幅度(EVM
  • 關(guān)鍵字: 德州儀器  無線  基礎設施  需求  滿足  合成器  集成  VCO/PLL  RF  噪聲  

ADI公司為無線應用推出高分辨率PLL

  •   Analog Devices發(fā)布了ADF4157——一款最新的高頻率、小數(shù)N分頻鎖相環(huán)(PLL)頻率合成器,適合用于需要低相位噪聲和超精細控制分辨率的應用,例如衛(wèi)星通信、專用集群移動通信網(wǎng)(PMR)、儀器和無線基站設備,其中包括那些支持GSM,PCS,DCS, WiMAX,CDMA 和W-CDMA網(wǎng)絡。這種25 bit固定系數(shù)分頻器提供超精細頻率分辨率。ADI公司的設計軟件和仿真軟件能夠大大簡化和改善環(huán)路濾波器設計,該軟件可在ADI公司的網(wǎng)站:http://www.analog.com/adisimp
  • 關(guān)鍵字: 通訊  無線  網(wǎng)絡  ADF4157  ADI  PLL  放大器  

采用單芯片KH93L001UC實現(xiàn)USB Phone功能

  •   摘要:KH93L001UC是旺宏微電子(蘇州)有限公司推出的單芯片USB Phone解決方案;本文介紹了這顆芯片的基本框架,并詳細介紹了如何采用這款芯片來實現(xiàn)VOIP功能。   關(guān)鍵詞:USB,HID,Codec,PLL,網(wǎng)絡電話 1.概述   KH93L001UC是旺宏微電子(蘇州)有限公司2006年推出的USB Phone單芯片解決方案,其內(nèi)部高度集成了USB Transceiver,Voice Codec,PLL,Regulator,蜂鳴器接口,HID鍵盤接口及GP
  • 關(guān)鍵字: USB  HID  Codec  PLL  網(wǎng)絡電話  MCU和嵌入式微處理器  

數(shù)字娛樂設備中采用多鎖相環(huán)和擴頻時鐘進行設計的優(yōu)勢

  • 數(shù)字電視行業(yè)正在以驚人的速度發(fā)展,LCD和PDP(平板顯示器)已約占總出貨量的50%。據(jù)估計,數(shù)字電視(DTV)市場在2006年至2010年之間的復合年增長率(CAGR)將猛增到23%。成品數(shù)字電視產(chǎn)品價格的迅速下降將導致OEM、ODM和EMS廠商都更加注重減少元器件數(shù)量、降低材料成本和加強集成度。從這種意義上講,制造廠商有必要對每一個加入到系統(tǒng)中的元器件進行充分考慮,也包括系統(tǒng)的核心——時鐘。   由于數(shù)字電視的產(chǎn)量巨大,制造廠商最關(guān)注的就是如何在供應高質(zhì)量的產(chǎn)品的同時,讓大眾的消費更加劃算。隨著電
  • 關(guān)鍵字: 消費電子  鎖相環(huán)  PLL  擴頻時鐘  模擬IC  

卓聯(lián)推出集成模擬/數(shù)字PLL系列器件樣品

  •   卓聯(lián)半導體公司(Zarlink Semiconductor Inc.)日前宣布推出集成模擬/數(shù)字PLL(鎖相環(huán)路)的系列器件樣品。新器件滿足所有同步以太網(wǎng)時鐘要求,包括ITU-T(國際電信聯(lián)盟)的最新建議標準。   2007年6月通過的ITU-T G.8262 標準 (原G.paclock)規(guī)定了同步以太網(wǎng)網(wǎng)絡設備中使用的時鐘器件的最低性能要求。該標準規(guī)定的PLL性能參數(shù)包括漂移、抖動、瞬態(tài)相位、時鐘帶寬、頻率精度和保持等。   “卓聯(lián)半導體公司是提供滿足所有同步以太網(wǎng)時鐘要求的單片器件的第一家
  • 關(guān)鍵字: 卓聯(lián)  PLL  

Kawasaki Microelectronics推出MIPS-Based Topaz先進SoC計算子系統(tǒng)

Kawasaki Microelectronics推出MIPS-Based Topaz先進SoC計算子系統(tǒng)

  •   MIPS科技宣布,Kawasaki Microelectronics(K-micro)已采用 MIPS-Based™ Topaz 先進 SoC 計算子系統(tǒng),進軍快速增長的無源光網(wǎng)絡(PON)市場。采用 MIPS32®24Kc™ 和 24Kf™ 處理器的 Topaz 有助于 PON 設計師更快更有效地推出高性能設備。K-m
  • 關(guān)鍵字: MIPS-Based  SoC  Topaz  計算子系統(tǒng)  消費電子  SoC  ASIC  消費電子  

新型雙環(huán)900MHz、1800MHz頻段數(shù)字調(diào)諧系統(tǒng)

  • 王仁發(fā),林秩盛,陸南昌,熊 燕(中山大學 電子與通信工程系, 廣州 510275)    摘 要:研究了DDS+雙PLL構(gòu)成的新型數(shù)字調(diào)諧系統(tǒng):A環(huán)產(chǎn)生DDS所需的時鐘信號,B環(huán)產(chǎn)生高頻輸出。B環(huán)使調(diào)諧器輸出頻率f0作較大變化,A環(huán)和DDS使f0作小變動。該系統(tǒng)工作頻率為850MHz~925MHz和1700MHz~1850MHz,頻率分辨率可達25kHz。在單片微機控制下,可實現(xiàn)跳頻。   關(guān)鍵詞:數(shù)字調(diào)諧系統(tǒng) DDS PLL 跳頻   數(shù)字調(diào)諧系統(tǒng)是現(xiàn)代收發(fā)信機的核心,其性能直接影響通信質(zhì)
  • 關(guān)鍵字: DDS  PLL  數(shù)字調(diào)諧系統(tǒng)  跳頻  

Linear同步降壓型 DC/DC 轉(zhuǎn)換器以擴頻或 PLL 模式工作

串行輸入PLL集成頻率合成器MB15A02及其應用

  • MB15A02是日本富士通公司開發(fā)的集成PLL頻率合成器。它采用變模分頻技術(shù),是一個單片串行輸入PLL頻率合成器,MB15A02具有如下特點:
  • 關(guān)鍵字: PLL  15A  A02  MB    
共169條 11/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »

pll-based介紹

您好,目前還沒有人創(chuàng)建詞條pll-based!
歡迎您創(chuàng)建該詞條,闡述對pll-based的理解,并與今后在此搜索pll-based的朋友們分享。    創(chuàng)建詞條

熱門主題

PLL-Based    樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473