首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> rtl-to-gdsii

Cadence推出C-to-Silicon Compiler拓展系統(tǒng)級產(chǎn)品

  •   全球電子設計創(chuàng)新領先企業(yè)Cadence設計系統(tǒng)公司(納斯達克: CDNS),今天宣布推出Cadence® C-to-Silicon Compiler,這是一種高階綜合產(chǎn)品,能夠讓設計師在創(chuàng)建和復用系統(tǒng)級芯片IP的過程中,將生產(chǎn)力提高10倍。C-to-Silicon Compiler中的創(chuàng)新技術成為溝通系統(tǒng)級模型之間的橋梁,它們通常是用C/C++ 和SystemC寫成的,而寄存器傳輸級(RTL)模型通常被用于檢驗、實現(xiàn)和集成SoC。這種重要的新功能對于開發(fā)新型SoC和系統(tǒng)級IP,用于消費電子、無
  • 關鍵字: Cadence  RTL  SoC  IP  

CADENCE與Common Platform及ARM合作提供45納米RTL-to-GDSII參考流程

  •   全球電子設計創(chuàng)新企業(yè)Cadence設計系統(tǒng)公司(NASDAQ: CDNS)今天宣布面向Common Platform™技術的45納米參考流程將于2008年7月面向大眾化推出。Cadence®與Common Platform技術公司包擴IBM、特許半導體制造公司和三星聯(lián)合開發(fā)RTL-to-GDSII 45納米流程,滿足高級節(jié)點設計需要。該參考流程基于對應Common Power Format(CPF)的Cadence低功耗解決方案,而且還包含來自Cadence的關鍵可制造性設計(De
  • 關鍵字: CADENCE  Common Platform  ARM  RTL-to-GDSII  低功耗  

提高DFT設計測試覆蓋率的有效方法

  • 伴隨著現(xiàn)代大規(guī)模集成電路制造工藝的快速發(fā)展,設計工程師必需直面芯片制造過程中可能產(chǎn)生的物理缺陷?,F(xiàn)...
  • 關鍵字: 寄存器  邏輯  存儲器  RTL  接口  掃描  模擬  

新型高精度時鐘芯片RTL-4553

  •   摘要:介紹EPSON公司最新推出的高精度時鐘芯片RTC-4553的功能與特點。包括內(nèi)部結構及引腳、功能控制和單字節(jié)的讀程序。     關鍵詞:單片機 時鐘芯片 RTC-4553   現(xiàn)在流行的串行時鐘芯片很多,如DS1302、DS1307、PCF8485等。這些芯片接口簡單、價格低廉、使用方便,被廣泛地采用,但這些芯片都存在時鐘精度不高,易受環(huán)境影響,出現(xiàn)時鐘混亂等缺點。本文介紹一種EPSON公司最新推出的RTC-4553時鐘芯片。該芯片采用內(nèi)置晶振和獨特的數(shù)據(jù)方法,
  • 關鍵字: 時鐘芯片  RTL-4553  高精度  MCU和嵌入式微處理器  

8位單片機與以太網(wǎng)控制器RTL8029接口的VHDL設計

  • 以CPLD為器件,采用VHDL語言,設計了51單片機與32位PCI總線以太網(wǎng)控制器RTL8029之間的接口邏輯,實現(xiàn)了8位單片機與3 2位以太網(wǎng)控制器之間的通信。
  • 關鍵字: VHDL  RTL  8位單片機    
共35條 3/3 « 1 2 3
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473