首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> vhdl-cpld

基于FPGA的數(shù)字濾波器設(shè)計(jì)

  •   利用VHDL語言設(shè)計(jì)數(shù)字濾波器,主要在于如何實(shí)現(xiàn)乘法。乘法常用的實(shí)現(xiàn)方法有位串行乘法、分布式算法和并行乘法等。位串行乘法能節(jié)省大量硬件資源,但運(yùn)算周期過長,對(duì)于數(shù)字濾波器這種高速率要求不宜采取。分布式算法是現(xiàn)在比較流行的一種乘法實(shí)現(xiàn)方式,所用硬件資源較少,運(yùn)算速率也較快,但這只是針對(duì)小位寬乘法來說。對(duì)于數(shù)字濾波器的較大位寬的乘法,不宜采取。并行乘法,算法實(shí)現(xiàn)簡單直觀,對(duì)于現(xiàn)在資源豐富的FPGA,很好實(shí)現(xiàn)
  • 關(guān)鍵字: 濾波器  數(shù)字  FPGA  VHDL  

基于FPGA的多功能電子密碼鎖設(shè)計(jì)

  • 0 引言 傳統(tǒng)機(jī)械鎖的防盜功能差,在現(xiàn)代高科技安防系統(tǒng)中無法起到作用,已逐步被更可靠、更智能的電子數(shù)字密碼鎖代替。目前市場上的大部分密碼鎖產(chǎn)品是以單片機(jī)為核心的,利用軟件進(jìn)行控制,實(shí)際應(yīng)用中系統(tǒng)穩(wěn)定性較差且成本高。本文研究的是電子密碼鎖的一種純硬件實(shí)現(xiàn)方案,為彌補(bǔ)傳統(tǒng)技術(shù)的不足,采用EDA技術(shù)在可編程芯片上實(shí)現(xiàn)密碼的存儲(chǔ)、運(yùn)算等操作,使產(chǎn)品既具有硬件的安全性和高速性,又具有軟件開發(fā)的靈活性和易維護(hù)性。 1 主要技術(shù)與開發(fā)環(huán)境 1.1 EDA技術(shù)及特點(diǎn) EDA(Electronic Design A
  • 關(guān)鍵字: FPGA  VHDL  

基于FPGA的自動(dòng)加載系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

  • 摘要:針對(duì)FPGA可以在每次上電時(shí)自動(dòng)獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對(duì)FPGA上電后自動(dòng)加載的系統(tǒng)。該系統(tǒng)可以通過USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的控制下將配置文件以PS模式配置給FPGA。測試表明,該系統(tǒng)可以在上電時(shí)自動(dòng)對(duì)FPGA進(jìn)行加載,彌補(bǔ)了FPGA掉電后數(shù)據(jù)消失的不足。 0 引言 FPGA(Field Programmable Gate Array)即現(xiàn)場可編程門陣列,隨著微電子技術(shù)的發(fā)展,F(xiàn)PGA的
  • 關(guān)鍵字: FPGA  CPLD  

基于FPGA的ARM并行總線設(shè)計(jì)與仿真分析

  • 在數(shù)字系統(tǒng)的設(shè)計(jì)中,F(xiàn)PGA+ARM的系統(tǒng)架構(gòu)得到了越來越廣泛的應(yīng)用,F(xiàn)PGA主要實(shí)現(xiàn)高速數(shù)據(jù)的處理;ARM主要實(shí)現(xiàn)系統(tǒng)的流程控制。人機(jī)交互。外部通信以及FPGA控制等功能。I2C、SPI等串行總線接口只能實(shí)現(xiàn)FPGA和ARM之間的低速通信; 當(dāng)傳輸?shù)臄?shù)據(jù)量較大。要求高速傳輸時(shí),就需要用并行總線來進(jìn)行兩者之間的高速數(shù)據(jù)傳輸。
  • 關(guān)鍵字: FPGA  ARM  DATA  VHDL  數(shù)據(jù)總線  

基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

  • 本文提出一個(gè)基于FPGA的SPI Flash讀寫硬件實(shí)現(xiàn)方案,該方案利用硬件對(duì)SPI Flash進(jìn)行控制,能夠非常方便地完成Flash的讀寫、擦除、刷新及預(yù)充電等操作,同時(shí)編寫的SPI Flash控制器IP核能夠進(jìn)行移植和復(fù)用,作為SOC芯片的功能模塊。
  • 關(guān)鍵字: FPGA  Flash  SOC  CPU  VHDL  

基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)方案

  • 在Matlab/Simulink環(huán)境下,采用DSP Builder模塊搭建FIR模型,根據(jù)FDATool工具對(duì)FIR濾波器進(jìn)行了設(shè)計(jì),然后進(jìn)行系統(tǒng)級(jí)仿真和ModelSim功能仿真,其仿真結(jié)果表明其數(shù)字濾波器的濾波效果良好。
  • 關(guān)鍵字: DSP  FPGA  VHDL  濾波器  FIR  

基于FPGA的幀同步系統(tǒng)設(shè)計(jì)方案

  • 在Xilinx的FPGA器件XC3S200-4FT200上對(duì)方案中設(shè)計(jì)的幀同步系統(tǒng)進(jìn)行了實(shí)現(xiàn),利用Modelsim 6.0軟件進(jìn)行了仿真測試。仿真結(jié)果表明,本方案設(shè)計(jì)的同步系統(tǒng)工作穩(wěn)定,滿足性能要求。
  • 關(guān)鍵字: Xilinx  FPGA  幀同步  VHDL  寄存器  

基于FPGA的采集卡的圖像增強(qiáng)算法應(yīng)用研究

  • 圖像在采集過程中不可避免地會(huì)受到傳感器靈敏度、噪聲干擾以及模數(shù)轉(zhuǎn)化時(shí)量化問題等因素影響而導(dǎo)致圖像無法達(dá)到人眼的視覺效果,為了實(shí)現(xiàn)人眼觀察或者機(jī)器自動(dòng)分析的目的,對(duì)原始圖像所做的改善行為,就被稱作圖像增強(qiáng)技術(shù)。
  • 關(guān)鍵字: 傳感器  圖像增強(qiáng)  FPGA  PCI  VHDL  

小CPLD有大智慧 靈活應(yīng)用在高頻鏈逆變電源中

  • 航空配電系統(tǒng)所用115V/400Hz電源一般是由直流逆變所得,主要供軍用飛機(jī)、雷達(dá)等設(shè)備使用。逆變電源中的能量轉(zhuǎn)...
  • 關(guān)鍵字: CPLD  高頻鏈逆變電源  電源管理  

基于單片機(jī)和CPLD的PLC背板總線協(xié)議接口芯片設(shè)計(jì)

  • 摘要:設(shè)計(jì)了一組基于CPLD的PLC背板總線協(xié)議接口芯片,協(xié)議芯片可以區(qū)分PLC的背板總線的周期性數(shù)據(jù)和非周期性數(shù) ...
  • 關(guān)鍵字: 單片機(jī)  CPLD  PLC背板總線    

MCU和CPLD相互作用 變壓器系統(tǒng)測試有好招兒

  • 1引言BX型信號(hào)變壓器,BG型軌道變壓器和ZG型硅整流器作為鐵路信號(hào)電器設(shè)備的前端,其工作的穩(wěn)定性、準(zhǔn)確性直接...
  • 關(guān)鍵字: MCU  CPLD  變壓器  

MCU CPLD變壓器測試系統(tǒng)設(shè)計(jì)

  • 1引言BX型信號(hào)變壓器,BG型軌道變壓器和ZG型硅整流器作為鐵路信號(hào)電器設(shè)備的前端,其工作的穩(wěn)定性、準(zhǔn)確性直接...
  • 關(guān)鍵字: MCU  CPLD  變壓器測試  

基于SRAM/DRAM的大容量FIFO的設(shè)計(jì)與實(shí)現(xiàn)

  • 引言  CMMB(China Mobile Multimedia BroADCasting)即中國移動(dòng)多媒體廣播,是中國第一套具有自主知識(shí)產(chǎn)權(quán) ...
  • 關(guān)鍵字: FIFO  SRAM  CPLD    

基于VHDL的QPSK調(diào)制解調(diào)系統(tǒng)設(shè)計(jì)與仿真

  • 文中詳細(xì)介紹了QPSK技術(shù)的工作原理和QPSK調(diào)制、解調(diào)的系統(tǒng)設(shè)計(jì)方案,并通過VHDL語言編寫調(diào)制解調(diào)程序和QuaitusII軟件建模對(duì)程序進(jìn)行仿真,通過引腳鎖定,下載程序到FPGA芯片EP1K30TC144-3中驗(yàn)證。軟件仿真和硬件驗(yàn)證結(jié)果表明了該設(shè)計(jì)的正確性和可行性,由于采用FPGA芯片,減小了硬件設(shè)計(jì)的復(fù)雜性,該設(shè)計(jì)具有便于移植維護(hù)和升級(jí)的特點(diǎn)。
  • 關(guān)鍵字: VHDL  QPSK  調(diào)制解調(diào)系統(tǒng)  設(shè)計(jì)與仿真  

基于AT89S52和CPLD的自動(dòng)巡線輪式機(jī)器人控制系統(tǒng)

  • 1 引言 輪式移動(dòng)機(jī)器人是機(jī)器人研究領(lǐng)域的一項(xiàng)重要內(nèi)容.它集機(jī)械、電子、檢測技術(shù)與智能控制于一體。在各種 ...
  • 關(guān)鍵字: AT89S52  CPLD  輪式機(jī)器人    
共994條 18/67 |‹ « 16 17 18 19 20 21 22 23 24 25 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473