首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

基于AD7892SQ和CPLD的數(shù)據(jù)采集系統(tǒng)

  • 0 引 言  本系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計(jì)了一個(gè)多路信號(hào)采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語(yǔ)言V
  • 關(guān)鍵字: EDA  CPLD  FPGA  

一種基于FPGA核系統(tǒng)的智能429-422信號(hào)轉(zhuǎn)換模塊的設(shè)計(jì)

  • 一種智能信號(hào)轉(zhuǎn)換模塊的設(shè)計(jì)方法。這種智能模塊采用了基于FPGA嵌入式軟核系統(tǒng),是基于NiosII軟核處理器的架構(gòu),可以在模塊上完全實(shí)現(xiàn)外部總線(xiàn)信號(hào)之間相互轉(zhuǎn)換,無(wú)需驅(qū)動(dòng)程序或操作系統(tǒng)的干預(yù)。同時(shí)對(duì)用戶(hù)邏輯設(shè)計(jì)、用戶(hù)邏輯集成、固件設(shè)計(jì)技術(shù)等內(nèi)容進(jìn)行了詳細(xì)的介紹。
  • 關(guān)鍵字: 智能  信號(hào)轉(zhuǎn)換  FPGA  模塊  

數(shù)字測(cè)試儀下的參數(shù)測(cè)試單元的設(shè)計(jì)(圖)

  • 本文提出了一種高速度高精度的參數(shù)測(cè)量單元。該單元應(yīng)用于數(shù)字測(cè)試儀,具備16通道選通測(cè)試能力和可編程指令集,同時(shí)自帶的PID循環(huán)驗(yàn)證和Kelvin四線(xiàn)連接技術(shù)可以有效提高整個(gè)模擬參數(shù)測(cè)量精度,使測(cè)量?jī)x在低于50Ω的負(fù)載情況下仍能維持不超過(guò)千分之一的測(cè)試誤差。
  • 關(guān)鍵字: 數(shù)字測(cè)試儀  PID循環(huán)驗(yàn)證  FPGA  

基于FPGA技術(shù)高頻疲勞試驗(yàn)機(jī)控制器的設(shè)計(jì)

  • 現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(FieldProgrammable Gate Array)是美國(guó)Xilinx公司于1984年首先開(kāi)發(fā)的一種通用型用戶(hù)可編程器件。FPGA既具有門(mén)陣列器件的高集成度和通用性,又有可編程邏輯器件用戶(hù)可編程的靈活性。
  • 關(guān)鍵字: 定時(shí)器  FPGA  高頻疲勞試驗(yàn)機(jī)  單片機(jī)  控制器  

信號(hào)處理器設(shè)計(jì)

  • 該系統(tǒng)很好的實(shí)現(xiàn)了3G移動(dòng)終端處理功能,但實(shí)際環(huán)境比仿真環(huán)境更復(fù)雜,需要給出解決辦法,然后再驗(yàn)證。目前該方案實(shí)現(xiàn)了384 kb/s工作,使用3個(gè)時(shí)隙(每個(gè)時(shí)隙128 kb/s)
  • 關(guān)鍵字: MAX2410  FFT  FPGA  

基于FPGA的視頻信號(hào)發(fā)生器設(shè)計(jì)與應(yīng)用研究

  • 本文介紹了一種基于FPGA的新型視頻信號(hào)發(fā)生器,它可以滿(mǎn)足多種被測(cè)系統(tǒng)對(duì)輸入視頻信號(hào)制式的要求。該系統(tǒng)利用USB總線(xiàn)與上位機(jī)進(jìn)行通信,同時(shí)解決了系統(tǒng)供電的問(wèn)題。在FPGA內(nèi)部,通過(guò)軟件編程的方法生成視頻信號(hào)的圖像和時(shí)序控制信號(hào),并送入視頻D /A模塊。
  • 關(guān)鍵字: 視頻信號(hào)發(fā)生器  視頻采集卡  FPGA  

一種使用USB對(duì)ADSP_TS101S進(jìn)行鏈路口加載的方案

  • 在DSP系統(tǒng)上運(yùn)行的程序,系統(tǒng)上電復(fù)位后需要加載程序到DSP的程序存儲(chǔ)器內(nèi)。這是使用外部加載模式時(shí)的系統(tǒng)開(kāi)發(fā)不可缺少的環(huán)節(jié)。針對(duì)實(shí)際需求,提出了一種使用USB對(duì)ADSP_TS101S進(jìn)行鏈路口加載的方案,并介紹了設(shè)計(jì)思想和實(shí)現(xiàn)過(guò)程。實(shí)際應(yīng)用的試驗(yàn)證明,提出的加載方案有效且簡(jiǎn)單易行。
  • 關(guān)鍵字: FIFO  程序固化  FPGA  

基于ARM與FPGA控制的LTC2207在寬帶頻率特性測(cè)試儀數(shù)據(jù)采集中的應(yīng)用

  • 引言數(shù)據(jù)采集技術(shù)是一種流行且實(shí)用的電子技術(shù)。它廣泛應(yīng)用于信號(hào)檢測(cè)、信號(hào)處理、儀器儀表等領(lǐng)域。近年來(lái),隨著數(shù)字化技術(shù)的不斷發(fā)展,數(shù)據(jù)采集技術(shù)也呈現(xiàn)出速度更高、通道更多、數(shù)據(jù)量更大的發(fā)展趨勢(shì)。本
  • 關(guān)鍵字: A/D  LTC2207  FPGA  數(shù)據(jù)采集技術(shù)  

基于FPGA+ARM的高速計(jì)算機(jī)屏幕信息記錄系統(tǒng)

  • 介紹一種自主研發(fā)的高速計(jì)算機(jī)屏幕信息記錄系統(tǒng)。該系統(tǒng)支持VGA/DVI輸入,支持SVGA、XGA、SXGA、UXGA等多種計(jì)算機(jī)屏幕分辨率圖像的連續(xù)壓縮和存儲(chǔ)。實(shí)驗(yàn)表明,本系統(tǒng)的單幀圖像壓縮性能接近JPEG2000標(biāo)準(zhǔn),PSNR值優(yōu)于JPEG標(biāo)準(zhǔn)。
  • 關(guān)鍵字: 計(jì)算機(jī)屏幕信息記錄系統(tǒng)  VGA/DVI  FPGA+ARM  

基于ARM和FPGA的全自動(dòng)拉絲機(jī)控制系統(tǒng)設(shè)計(jì)

  • 根據(jù)拉絲機(jī)的工作原理以及拉絲過(guò)程中對(duì)拉絲機(jī)各部件的動(dòng)作要求,提出采用32位RISC處理器ARM7和FPGA作為主控制器和從控制器,實(shí)現(xiàn)嵌入式全自動(dòng)拉絲機(jī)控制系統(tǒng)的設(shè)計(jì)。該控制系統(tǒng)穩(wěn)定可靠、精度高、成本低、可移植性強(qiáng),具有一定的推廣價(jià)值。
  • 關(guān)鍵字: 拉絲機(jī)  RISC  FPGA  

基于ARM 的遠(yuǎn)程重構(gòu)通訊控制模塊的設(shè)計(jì)

  • 本文介紹了一個(gè)由CPLD/FPGA、PAD、SoC 等組成的“通用”的嵌入式測(cè)控平臺(tái)。在闡述了嵌入式測(cè)控平臺(tái)中實(shí)現(xiàn)遠(yuǎn)程重構(gòu)的意義、結(jié)構(gòu)和關(guān)鍵技術(shù)的基礎(chǔ)上,設(shè)計(jì)并實(shí)現(xiàn)了基于ARM的遠(yuǎn)程重構(gòu)通訊控制級(jí)模塊。
  • 關(guān)鍵字: 通訊控制模塊  測(cè)控平臺(tái)  ARM  FPGA  

基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線(xiàn)變換器設(shè)計(jì)

  • 介紹了基于FPGA+DSP+ARM的數(shù)據(jù)傳送總線(xiàn)變換器的整體設(shè)計(jì)及ARM、DSP和FPGA的器件選型,詳細(xì)描述了ARM與DSP、DSP與FPGA的接口電路設(shè)計(jì),給出了系統(tǒng)軟件結(jié)構(gòu)設(shè)計(jì),詳細(xì)描述了HPI驅(qū)動(dòng)程序的實(shí)現(xiàn)過(guò)程。
  • 關(guān)鍵字: 總線(xiàn)變換器  ARM  FPGA  

基于FPGA平臺(tái)構(gòu)建汽車(chē)輔助駕駛系統(tǒng)算法(圖)

  • 汽車(chē)輔助駕駛(DA)系統(tǒng)工程師通常使用 PC 模型來(lái)創(chuàng)建復(fù)雜的處理算法,以便實(shí)現(xiàn)高度可靠的自適應(yīng)巡航控制、車(chē)道偏離警告及行人檢測(cè)等功能。開(kāi)發(fā)人員高度重視PC算法模型,因?yàn)檫@種模型使他們能夠嘗試使用并快速評(píng)估不同的處理算法。不過(guò),說(shuō)到底,還是需要一款設(shè)計(jì)合理的電子硬件解決方案,來(lái)實(shí)現(xiàn)經(jīng)濟(jì)有效的大規(guī)模生產(chǎn)與部署。
  • 關(guān)鍵字: 汽車(chē)輔助駕駛  算法  FPGA  

一種混沌組合序列密碼電路設(shè)計(jì)與復(fù)雜度分析方法

  • 在密碼學(xué)領(lǐng)域,利用密碼技術(shù)對(duì)傳輸信息進(jìn)行加密發(fā)送、解密接收,是一種行之有效的方法。密碼學(xué)發(fā)展至今已有許多優(yōu)秀的算法發(fā)明并得到應(yīng)用,例如私鑰密碼體制中的DES密碼、IDEA密碼、序列密碼;公鑰密碼體制中的RSA密碼、橢圓曲線(xiàn)密碼等,他們各有設(shè)計(jì)特點(diǎn)和對(duì)應(yīng)的應(yīng)用領(lǐng)域,其中序列密碼一直是密碼學(xué)中最重要的加密方式之一。利用組合LFSR序列作為序列密碼的前饋電路,可充分利用m序列的良好統(tǒng)計(jì)特性和加大輸出序列周期和線(xiàn)性復(fù)雜度的優(yōu)勢(shì),但如何在保證前饋電路輸出統(tǒng)計(jì)特性不被破壞的基礎(chǔ)上,置換與混亂輸出關(guān)系,增強(qiáng)密碼的保密性
  • 關(guān)鍵字: 混沌組合序列  密碼電路  復(fù)雜度  密碼技術(shù)  FPGA  
共6764條 86/451 |‹ « 84 85 86 87 88 89 90 91 92 93 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473