EEPW首頁(yè) >>
主題列表 >>
xilinx-spartan
xilinx-spartan 文章 進(jìn)入xilinx-spartan技術(shù)社區(qū)
Tcl在Vivado中的應(yīng)用
- Xilinx的新一代設(shè)計(jì)套件 Vivado 相比上一代產(chǎn)品 ISE, 在運(yùn)行速度、算法優(yōu)化和功能整合等很多方面都有了顯著地改進(jìn)。 但是對(duì)初學(xué)者來(lái)說(shuō),新的約束語(yǔ)言 XDC 以及腳本語(yǔ)言 Tcl 的引入則成為了快速掌握 Vivado 使用技巧的最大障礙,以至于兩年多后的今天,仍有很多用戶(hù)缺乏升級(jí)到 Vivado 的信心。 本文介紹了 Tcl 在 Vivado 中的基礎(chǔ)應(yīng)用,希望起到拋磚引玉的作用,指引使用者在短時(shí)間內(nèi)快速掌握相關(guān)技巧,更好地發(fā)揮 Vivado 在 FPGA 設(shè)計(jì)中的優(yōu)勢(shì)。 1
- 關(guān)鍵字: Xilinx VivadoTcl FPGA cells
用Xilinx Vivado HLS實(shí)現(xiàn)浮點(diǎn)復(fù)數(shù)QRD矩陣分解
- 在數(shù)字信號(hào)處理領(lǐng)域,如自適應(yīng)濾波、DPD系數(shù)計(jì)算、MIMO Decoder 等,常常需要矩陣解方程運(yùn)算以獲得其系數(shù),因此需對(duì)矩陣進(jìn)行求逆運(yùn)算。然而,由于直接對(duì)矩陣求逆會(huì)導(dǎo)致龐大的運(yùn)算量,所以在實(shí)際工程中往往需要先將矩陣分解成幾個(gè)特殊矩陣(正規(guī)正交矩陣或上、下三角矩陣以求其逆矩陣需要更小的運(yùn)算量)的乘積。目前,QRD矩陣分解法是求一般矩陣全部特征值的最有效且廣泛應(yīng)用的方法之一。它是將矩陣分解成一個(gè)正規(guī)正交矩陣Q與上三角形矩陣R,稱(chēng)為QRD矩陣分解。 由于浮點(diǎn)具有更大的數(shù)據(jù)動(dòng)態(tài)范圍,所以在眾多多算法
- 關(guān)鍵字: Xilinx Vivado
FPGA是什么
- FPGA是英文Field Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。 FPGA——工作原理 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic
- 關(guān)鍵字: FPGA Xilinx FPGA是什么
安富利借助新點(diǎn)播視頻擴(kuò)大X-fest技術(shù)培訓(xùn)覆蓋面
- 2014年9月至2015年1月期間,6,000多名來(lái)自全球各地的工程師(其中4,000名來(lái)自亞洲)參加了安富利在全球37個(gè)城市舉辦的X-fest 系列技術(shù)研討會(huì),聽(tīng)取了有關(guān)采用 Xilinx® 7系列、Zynq®-7000 All Programmable SoC 和 UltraScale™系列器件進(jìn)行設(shè)計(jì)的專(zhuān)家指導(dǎo)。 安富利公司 (Avnet, Inc.) 旗下?tīng)I(yíng)運(yùn)機(jī)構(gòu)安富利電子元件亞洲 (Avnet Electronics Marketing Asia) 今天起還
- 關(guān)鍵字: Xilinx UltraScale
SDSoC使Xilinx嵌入式處理器大降門(mén)檻
- 最近,Xilinx發(fā)布了面向其嵌入式處理器Zynq的SDSoC開(kāi)發(fā)環(huán)境(http://butianyuan.cn/article/270768.htm),目的是使不懂硬件的系統(tǒng)架構(gòu)師和軟件架構(gòu)師也能直接使用Zynq,在Zynq上用C/C++編程。而過(guò)去,只能通過(guò)HDL(高層次語(yǔ)言)的RTL(寄存器傳輸級(jí))語(yǔ)言來(lái)編程,一般的軟件工程師很難掌握。 為了展示SDSoC的強(qiáng)大性,Zynq業(yè)務(wù)發(fā)展經(jīng)理羅霖(下圖)向大家演示了軟件開(kāi)發(fā)便捷性,只見(jiàn)不到十分鐘,羅霖就編好了一款視頻程序,并沖著攝像頭揮手
- 關(guān)鍵字: Xilinx SDSoC
僅有16nm還不夠,Xilinx在下一代FPGA/SoC中加入多種猛料
- 2月底,Xilinx發(fā)布了下一代16nm產(chǎn)品特點(diǎn)的新聞:《Xilinx憑借新型存儲(chǔ)器、3D-on-3D 和多處理SoC技術(shù)在16nm繼續(xù)遙遙領(lǐng)先》(http://butianyuan.cn/article/270122.htm),大意是說(shuō),Xilinx新的16nm FPGA和SoC中,將會(huì)采用新型存儲(chǔ)器UltraRAM, 3D晶體管(FinFET)和3D封裝,Zynq會(huì)出多處理器產(chǎn)品MPSoC,因此繼28nm和20nm之后,繼續(xù)在行業(yè)中保持領(lǐng)先,打破了業(yè)內(nèi)這樣的規(guī)則:Xilinx和競(jìng)爭(zhēng)對(duì)手在工藝上
- 關(guān)鍵字: Xilinx FPGA
Xilinx與Xylon聯(lián)合發(fā)布2D/3D環(huán)視系統(tǒng)自動(dòng)多攝像頭圖形拼接IP
- 2015年3月6日,中國(guó)北京 - All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))攜手Xylon公司今天共同宣布推出最新面向2D/3D環(huán)視系統(tǒng)的業(yè)界領(lǐng)先的自動(dòng)多攝像頭圖形拼接IP。采用logiOWL IP的Automotive logiADAK 3.0 高級(jí)駕駛員輔助開(kāi)發(fā)套件,能幫助一級(jí)汽車(chē)電子供應(yīng)商和OEM生產(chǎn)商在數(shù)秒內(nèi)精確完成整車(chē)多攝像頭校準(zhǔn)。 logiADAK 3.0汽車(chē)駕駛員輔助套件中的新型logiOWL IP基于Zynq
- 關(guān)鍵字: Xilinx Xylon 駕駛員輔助
Xilinx:FPGA和SoC顛覆傳統(tǒng)控制
- FPGA的特點(diǎn)是擅長(zhǎng)做信號(hào)的并行處理和硬件加速。Xilinx亞太區(qū)Zynq業(yè)務(wù)發(fā)展經(jīng)理羅霖認(rèn)為,在電機(jī)方面,由于現(xiàn)在中高端的機(jī)器人、數(shù)控機(jī)床等會(huì)用到六軸及以上的電機(jī),這方面基本是FPGA一統(tǒng)天下。而三軸、四軸方案有時(shí)會(huì)看到x86、DSP和FPGA方案并存。 圖1 機(jī)器人的智能控制示意圖 中國(guó)現(xiàn)在四軸方案多一些,但是未來(lái)會(huì)向中高端去做。因?yàn)楝F(xiàn)在中國(guó)的電子元器件加工,食品飲料生產(chǎn)線、汽車(chē)生產(chǎn)線還主要靠采購(gòu)國(guó)外設(shè)備,未來(lái)會(huì)逐漸國(guó)產(chǎn)化。 “針對(duì)工廠自動(dòng)化設(shè)備、高端數(shù)控機(jī)床、機(jī)
- 關(guān)鍵字: Xilinx FPGA
權(quán)威調(diào)查(七):軟件是促成更多客戶(hù)使用FPGA的原因
- Xilinx亞太區(qū)銷(xiāo)售及市場(chǎng)副總裁楊飛在2014歲末如此總結(jié):以前FPGA廠商的目標(biāo)是填補(bǔ)ASIC和ASSP空白,現(xiàn)在我們說(shuō)取代ASIC、ASSP,而我們現(xiàn)在要做的就是,不僅是硬件,還有軟件方面,讓系統(tǒng)級(jí)的架構(gòu)工程師和軟件編程工程師也能夠直接使用FPGA。 Xilinx亞太區(qū)銷(xiāo)售及市場(chǎng)副總裁楊飛 因?yàn)镕PGA到今天為止,從來(lái)不乏風(fēng)險(xiǎn)投資公司的介入,但是三十多年以來(lái),初創(chuàng)企業(yè)總是做不成、長(zhǎng)不大,根本原因和最大挑戰(zhàn)不是說(shuō)FPGA公司是硬件公司,因?yàn)槲覀兏臼且患腋丬浖墓?。FPGA就是把硬件變成軟件
- 關(guān)鍵字: Xilinx FPGA NI
Xilinx憑借新型存儲(chǔ)器、3D-on-3D 和多處理SoC技術(shù)在16nm繼續(xù)遙遙領(lǐng)先
- All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司今日宣布,其16nm UltraScale+™ 系列FPGA、3D IC和MPSoC憑借新型存儲(chǔ)器、3D-on-3D和多處理SoC(MPSoC)技術(shù),再次實(shí)現(xiàn)了領(lǐng)先一代的價(jià)值優(yōu)勢(shì)。為實(shí)現(xiàn)更高的性能和集成度,UltraScale+ 系列還采用了全新的互聯(lián)優(yōu)化技術(shù)——SmartConnect。這些新的器件進(jìn)一步擴(kuò)展了賽靈思的UltraScale產(chǎn)品系列 (現(xiàn)從20nm 跨越至 16nm FPGA、SoC
- 關(guān)鍵字: Xilinx SoC
FPGA設(shè)計(jì)開(kāi)發(fā)軟件ISE使用技巧之:ISE軟件的設(shè)計(jì)流程
- 6.3 ISE軟件的設(shè)計(jì)流程 Xilinx公司的ISE軟件是一套用以開(kāi)發(fā)Xilinx公司的FPGA&CPLD的集成開(kāi)發(fā)軟件,它提供給用戶(hù)一個(gè)從設(shè)計(jì)輸入到綜合、布線、仿真、下載的全套解決方案,并很方便地同其他EDA工具接口。 其中,原理圖輸入用的是第三方軟件ECS;狀態(tài)圖輸入用的是StateCAD;HDL綜合可以使用Xilinx公司開(kāi)發(fā)的XST、Synopsys公司開(kāi)發(fā)的FPGA Express和Synplicity公司的Synplify/Synplify Pro等;測(cè)試激勵(lì)可以是圖
- 關(guān)鍵字: FPGA Xilinx ISE
Xilinx宣布400萬(wàn)邏輯單元元件出貨
- 美商賽靈思(Xilinx)宣布400萬(wàn)邏輯單元元件出貨,可提供等同于5,000萬(wàn)以上ASIC邏輯閘,元件容量更比競(jìng)爭(zhēng)產(chǎn)品高出4倍。首批出貨的Virtex UltraScale VU440 FPGA是新一代ASIC及復(fù)雜的SOC原型設(shè)計(jì)與模擬仿真的好選擇。除了具備等同于5,000萬(wàn)的ASIC邏輯閘及高I/O腳數(shù),Virtex UltraScale VU440 FPGA更運(yùn)用了UltraScale架構(gòu)的類(lèi)ASIC時(shí)脈、新一代布線技術(shù)及各種邏輯模塊強(qiáng)化功能,提供元件使用率,適用于ASIC原型設(shè)計(jì)和大型模擬仿
- 關(guān)鍵字: Xilinx ARM VU440
利用Spartan-3 FPGA實(shí)現(xiàn)高性能DSP功能
- Spartan-3 FPGA能以突破性的價(jià)位點(diǎn)實(shí)現(xiàn)嵌入式DSP功能。本文闡述了Spartan-3 FPGA針對(duì)DSP而優(yōu)化的特性,并通過(guò)實(shí)現(xiàn)示例分析了它們?cè)谛阅芎统杀旧系膬?yōu)勢(shì)。 所有低成本的FPGA都以頗具吸引力的價(jià)格提供基本的邏輯性能,并能滿(mǎn)足廣泛的多用途設(shè)計(jì)需求。然而,當(dāng)考慮在FPGA構(gòu)造中嵌入DSP功能時(shí),必須選擇高端FPGA以獲得諸如嵌入式乘法器和分布式存儲(chǔ)器等平臺(tái)特性。 Spartan-3 FPGA的面世改變了嵌入式DSP的應(yīng)用前景。雖然Spartan-3系列器件的價(jià)位可能較低,
- 關(guān)鍵字: 賽靈思 FPGA Spartan-3
基于Microblaze的經(jīng)典設(shè)計(jì)匯總,提供軟硬件架構(gòu)、流程、算法
- Microblaze嵌入式軟核是一個(gè)被Xilinx公司優(yōu)化過(guò)的可以嵌入在FPGA中的RISC處理器軟核,具有運(yùn)行速度快、占用資源少、可配置性強(qiáng)等優(yōu)點(diǎn),廣泛應(yīng)用于通信、軍事、高端消費(fèi)市場(chǎng)等領(lǐng)域。支持CoreConnect總線的標(biāo)準(zhǔn)外設(shè)集合。Microblaze處理器運(yùn)行在150MHz時(shí)鐘下,可提供125 D-MIPS的性能,非常適合設(shè)計(jì)針對(duì)網(wǎng)絡(luò)、電信、數(shù)據(jù)通信和消費(fèi)市場(chǎng)的復(fù)雜嵌入式系統(tǒng)。本文介紹基于Microblaze的設(shè)計(jì)實(shí)例,供大家參考。 雙Microblaze軟核處理器的SOPC系統(tǒng)設(shè)計(jì)
- 關(guān)鍵字: RISC Xilinx GPIO
基于MicroBlaze軟核的FPGA片上系統(tǒng)設(shè)計(jì)
- Xilinx公司的MicroBlaze 32位軟處理器核是支持CoreConnect總線的標(biāo)準(zhǔn)外設(shè)集合。MicroBlaze處理器運(yùn)行在150MHz時(shí)鐘下,可提供125 D-MIPS的性能,非常適合設(shè)計(jì)針對(duì)網(wǎng)絡(luò)、電信、數(shù)據(jù)通信和消費(fèi)市場(chǎng)的復(fù)雜嵌入式系統(tǒng)。 1 MicroBlaze的體系結(jié)構(gòu) MicroBlaze 是基于Xilinx公司FPGA的微處理器IP核,和其它外設(shè)IP核一起,可以完成可編程系統(tǒng)芯片(SOPC)的設(shè)計(jì)。MicroBlaze 處理器采用RISC架構(gòu)和哈佛結(jié)構(gòu)的32位指令和
- 關(guān)鍵字: MicroBlaze Xilinx FPGA
xilinx-spartan介紹
您好,目前還沒(méi)有人創(chuàng)建詞條xilinx-spartan!
歡迎您創(chuàng)建該詞條,闡述對(duì)xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)xilinx-spartan的理解,并與今后在此搜索xilinx-spartan的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473