首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 全加器

用兩個全加器構成二一十進制相減器

基于多數(shù)決定邏輯門的全加器電路設計

  • O 引言 加法運算是算術運算中最基本的運算。減法、乘法、除法及地址計算這些基于加法的運算已廣泛地應用 ...
  • 關鍵字: 邏輯門  全加器  電路  

全加器功能及應用的仿真設計分析

  • 摘要:加法運算是數(shù)字系統(tǒng)中最基本的算術運算。為了能更好地利用加法器實現(xiàn)減法、乘法、除法、碼制轉換等運算,提出用Multisim虛擬仿真軟件中的邏輯轉換儀、字信號發(fā)生器、邏輯分析儀,對全加器進行功能仿真設計、轉
  • 關鍵字: 全加器  仿真設計  分析    

基于多數(shù)決定邏輯非門的低功耗全加器設計

  • 全加器是算術運算的基本單元,提高一位全加器的性能是提高運算器性能的重要途徑之一。首先提出多數(shù)決定邏輯非門的概念和電路設計,然后提出一種基于多數(shù)決定邏輯非門的全加器電路設計。該全加器僅由輸入電容和CMOS反向器組成,較少的管子、工作于極低電源電壓、短路電流的消除是該全加器的三個主要特征。對這種新的全加器,用PSpice進行了晶體管級模擬。結果顯示,這種新的全加器能正確完成加法器的邏輯功能。
  • 關鍵字: 邏輯  非門  低功耗  全加器    

一種結構簡單的低壓低功耗ALU單元設計

  •   1.引言   隨著手持式個人通訊系統(tǒng)等的發(fā)展,低壓低功耗高吞吐量電路的需求越來越多,因此低功耗微處理器和元件的設計已經(jīng)變成了主流。ALU是微處理器最重要的組成部分,其中全加器電路是所有運算電路的基本單元,設計低功耗快速加法器單元是獲得低功耗高速運算電路的關鍵。ALU單元的設計標準是多種多樣的,晶體管數(shù)量顯然是一個主要的關注點,因為它極大的影響了功能單元ALU的設計復雜性。另外兩個重要的卻又相互矛盾的因素是功耗和速度。與功耗降低相關的一個因素是電路能工作的最低電壓, 還有一個是晶體管的數(shù)量,而全加器晶
  • 關鍵字: 低功耗  ALU  微處理器  全加器  

等價型PG邏輯及其在加法器設計中的應用

  •   摘 要:全加器實現(xiàn)的基本原理是基于進位傳播和進位產(chǎn)生的PG邏輯。根據(jù)現(xiàn)有的PG邏輯計算公式,本文推導出一種新的等價型邏輯表達式,并驗證了其正確性。將該等價型邏輯表達式用于全加器的設計中,能夠改變原有的全加器結構,并改變布線通道的連線數(shù)目和連線方式。   關鍵詞:全加器;PG邏輯;連線;負載   引言   在全加器設計中運用PG邏輯是非常普遍的,本文在設計和研究全加器時,根據(jù)現(xiàn)有的PG邏輯公式推導出了一種新的邏輯公式,并論證了兩者之間的等價關系。這一新的公式能夠指導全加器設計中的連線方式,靈活更改
  • 關鍵字: 嵌入式系統(tǒng)  單片機  全加器  PG邏輯  連線  負載  放大器  
共6條 1/1 1

全加器介紹

一位全加器  全加器是能夠計算低位進位的二進制加法電路   一位全加器(FA)的邏輯表達式為:   S=A⊕B⊕Cin   Co=AB+BCin+ACin   其中A,B為要相加的數(shù),Cin為進位輸入;S為和,Co是進位輸出;   如果要實現(xiàn)多位加法可以進行級聯(lián),就是串起來使用;比如32位+32位,就需要32個全加器;這種級聯(lián)就是串行結構速度慢,如果要并行快速相加可以用超前進位加法, [ 查看詳細 ]

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473