首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> 去耦

如何通過電源去耦來保持電源進(jìn)入集成電路(IC)的各點(diǎn)的低阻抗?

  •   如何通過電源去耦來保持電源進(jìn)入集成電路(IC)的各點(diǎn)的低阻抗?  諸如放大器和轉(zhuǎn)換器等模擬集成電路具有至少兩個(gè)或兩個(gè)以上電源引腳。對(duì)于單電源器件,其中一個(gè)引腳通常連接到地。如ADC和DAC等混合信號(hào)器件可以具有模擬和數(shù)字電源電壓以及I/O電壓。像FPGA這樣的數(shù)字IC還可以具有多個(gè)電源電壓,例如內(nèi)核電壓、存儲(chǔ)器電壓和I/O電壓。  不管電源引腳的數(shù)量如何,IC數(shù)據(jù)手冊(cè)都詳細(xì)說明了每路電源的允許范圍,包括推薦工作范圍和最大絕對(duì)值,而且為了保持正常工作和防止損壞,必須遵守這些限制?! ∪欢捎谠肼暬螂娫?/li>
  • 關(guān)鍵字: 去耦  IC  

去耦和層電容、層耦合、分離接地四部分講述PCB布線

  •   在高速模擬信號(hào)鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線需 要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng) 則取決于應(yīng)用。最終的答案各不相同,但在所有情況下, 設(shè)計(jì)工程師都應(yīng)盡量消除最佳做法的誤差,而不要過分計(jì) 較布局布線的每一個(gè)細(xì)節(jié)。今天為各位推薦的這篇文章,將從裸露焊盤開始,依次講述去耦和層電容、層耦合、分離接地四部分講述?! ÷懵逗副P  裸露焊盤(EPAD)有時(shí)會(huì)被忽視,但它對(duì)充分發(fā)揮信號(hào)鏈的 性能以及器件充分散熱非常重要?! ÷懵逗副P,ADI公
  • 關(guān)鍵字: 去耦  電容  

磁珠接地分析

  • 磁珠通常推薦應(yīng)用在電源或信號(hào)線上來增強(qiáng)去耦效果,但在地之間的使用時(shí)一定要小心,特別是會(huì)有大能量干擾信號(hào)流過磁珠的應(yīng)用場(chǎng)合。
  • 關(guān)鍵字: 磁珠  接地分析  EMI  去耦  

適用于420-470MHz的射頻布局參考設(shè)計(jì)電路圖

  • 這種“射頻布局參考設(shè)計(jì)”顯示出卓越的適用于在 420-470 MHz 頻帶內(nèi)低功耗射頻設(shè)備的去耦和布局技術(shù)。
  • 關(guān)鍵字: 低功耗射頻  去耦  布局  PCB層疊  

適用于868MHz至915MHz的射頻布局參考設(shè)計(jì)電路圖

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 射頻  布局  去耦  連接器  

濾波、去耦、旁路電容的作用

  • 濾波電容用在電源整流電路中,用來濾除交流成分。使輸出的直流更平滑。去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩(wěn)定工作。旁路電容用在有電阻連接時(shí),接在電阻兩端使交流信號(hào)順利通過。1.關(guān)
  • 關(guān)鍵字: 作用  電容  旁路  去耦  濾波  

RF電路設(shè)計(jì)的問題及解決

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: RF電路  PCB  去耦  星形布線  

用于負(fù)高壓軌的隔離式低端電流監(jiān)控器

  • 電路功能與優(yōu)勢(shì)圖1所示的完全隔離電路可監(jiān)控?48V獨(dú)立通道的電流,精度優(yōu)于1%。負(fù)載電流流經(jīng)位于電路外部...
  • 關(guān)鍵字: 電流監(jiān)控  隔離  去耦  

適用于DaVinci上網(wǎng)本處理器電源的設(shè)計(jì)要點(diǎn)

  • 由于更高的集成度、更快的處理器運(yùn)行速度以及更小的特征尺寸,內(nèi)核及I/O電壓的負(fù)載點(diǎn)(POL)處理器電源設(shè)計(jì)變得...
  • 關(guān)鍵字: DaVinci  處理器  電源  設(shè)計(jì)  去耦  排序  

限制穩(wěn)壓器啟動(dòng)時(shí)dV/dt和電容的電路

  • 穩(wěn)壓器調(diào)整端增加簡(jiǎn)單電路控制輸出電壓的dV/dt,限制啟動(dòng)電流。
  • 關(guān)鍵字:   電流  去耦  輸出  并聯(lián)  

HFTA-16.0:雙極型集成電路的ESD保護(hù)

  • 靜電放電(ESD)會(huì)對(duì)集成電路(IC)造成破壞性的能量沖擊,良好的IC設(shè)計(jì)能夠在IC裝配到應(yīng)用電路的過程中保護(hù)IC免 ...
  • 關(guān)鍵字:   電阻  電感  電源  去耦  

電源完整性設(shè)計(jì)

  • 盡管電路設(shè)計(jì)比較直接的結(jié)果是從信號(hào)完整性上表現(xiàn)出來的,但我們絕不能因此忽略了電源完整性設(shè)計(jì)。...
  • 關(guān)鍵字: 去耦  電容  阻抗  電源  

電源旁路和總線技術(shù)在高性能電路中的應(yīng)用

  • 摘  要:電源噪聲以及EMI/RFI一直是工程師在設(shè)計(jì)時(shí)的麻煩問題,本文分析了產(chǎn)生這些噪聲的原因及消除方法,結(jié)合筆者的實(shí)際測(cè)試結(jié)果,給出了一種新型的平極型電容器去耦降噪的新方法。 關(guān)鍵詞:去耦;噪聲抑制;平板電容;PCB板 分類號(hào):TM531.3     文獻(xiàn)標(biāo)識(shí):B    文章編號(hào):1006-6977(2000)06-0038-03       IC設(shè)計(jì)與封裝設(shè)計(jì)的進(jìn)步使其對(duì)電路
  • 關(guān)鍵字: 電源旁路  電源噪聲  去耦  模擬IC  電源  
共13條 1/1 1
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473