首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 流程

流程改進(jìn)提高效率IGBT為電機(jī)驅(qū)動(dòng)應(yīng)用

  • 當(dāng)選擇的IGBT,設(shè)計(jì)者面臨著一些架構(gòu)選擇,可以有利于IGBT的一種形式中,如對(duì)稱與不對(duì)稱阻塞,在另一個(gè)的。本文將回顧由不同的IGBT架構(gòu)所提供的設(shè)
  • 關(guān)鍵字: 流程  提高效率  IGBT  電機(jī)驅(qū)動(dòng)  

關(guān)于PCB光繪(CAM)的操作流程

  • (一),檢查用戶的文件用戶拿來(lái)的文件,首先要進(jìn)行例行的檢查:1,檢查磁盤文件是否完好;2,檢查該文件是否帶有*,有*則必須先殺*;3,如果是Gerber文件,則檢查有無(wú)D碼表或內(nèi)含D碼。(二),檢查設(shè)計(jì)是否符合本廠的工藝
  • 關(guān)鍵字: PCB  CAM  光繪  流程    

基于Avalon總線SHT11溫濕度傳感器自定義IP核開發(fā)流程

  • 引言SOPC(System On a Programmable Chip,可編程芯片系統(tǒng))就是在一個(gè)可編程芯片上實(shí)現(xiàn)一個(gè)電子系統(tǒng)的技術(shù)。SOPC是可編程邏輯器件技術(shù)和SoC(System on Chip)技術(shù)發(fā)展與融合的產(chǎn)物[12]。SOPC的關(guān)鍵技術(shù)之一就是IP核,
  • 關(guān)鍵字: 定義  IP  開發(fā)  流程  傳感器  溫濕度  Avalon  總線  SHT11  

TD-LTE多模基帶平臺(tái)ARM子系統(tǒng)的運(yùn)行流程控制和異常定位分析

  • TD-LTE多?;鶐脚_(tái)ARM子系統(tǒng)的運(yùn)行流程控制和異常定位分析,引言隨著多核產(chǎn)品的日益普及,對(duì)跟蹤調(diào)試系統(tǒng)解決方案的性能要求也愈來(lái)愈高。ARM公司針對(duì)復(fù)雜片上系統(tǒng)(SoC)設(shè)計(jì)推出了高度可配置的跟蹤調(diào)試解決方案ARMCoreSightSoC,它滿足了軟件開發(fā)人員在SoC設(shè)計(jì)方面需要更高可視
  • 關(guān)鍵字: 控制  流程  異常  定位  分析  運(yùn)行  子系統(tǒng)  多模  基帶  平臺(tái)  

DSP設(shè)計(jì)流程

  • DSP設(shè)計(jì)流程,引言  世界正處于高科技下一波快速增長(zhǎng)的開端,AccelChip公司 Dan Ganousis DSP 已經(jīng)成為業(yè)界公認(rèn)的、將按指數(shù)增長(zhǎng)的技術(shù)焦點(diǎn)。  目前,大多數(shù)DSP設(shè)計(jì)已經(jīng)能在半導(dǎo)體生產(chǎn)商(如T1、ADI、Freescale等)提供的通用
  • 關(guān)鍵字: 流程  設(shè)計(jì)  DSP  

數(shù)字濾波器的設(shè)計(jì)原理及軟件設(shè)計(jì)流程

  • 引言  數(shù)字化、智能化和網(wǎng)絡(luò)化是當(dāng)代信息技術(shù)發(fā)展的大趨勢(shì),而數(shù)字化是智能化和網(wǎng)絡(luò)化的基礎(chǔ),實(shí)際生活中遇到的信號(hào)多種多樣,例如廣播信號(hào)、電視信號(hào)等等。上述這些信號(hào)大部分是模擬信號(hào),也有小部分是數(shù)字信號(hào)。
  • 關(guān)鍵字: 數(shù)字濾波器  設(shè)計(jì)原理  軟件設(shè)計(jì)  流程    

PCB電路設(shè)計(jì)流程

  • PCB的設(shè)計(jì)流程分為網(wǎng)表輸入、規(guī)則設(shè)置、元器件布局、布線、檢查、復(fù)查、輸出六個(gè)步驟.1. 網(wǎng)表輸入網(wǎng)表輸入有兩種方法,一種是使用PowerLogic的OLE PowerPCB Connection功能,選擇Send Netlist,應(yīng)用OLE功能,可以隨時(shí)
  • 關(guān)鍵字: PCB  電路設(shè)計(jì)  流程    

關(guān)于Boot Loader的啟動(dòng)流程和開發(fā)經(jīng)驗(yàn)總結(jié)

  • 關(guān)于Boot Loader的啟動(dòng)流程和開發(fā)經(jīng)驗(yàn)總結(jié),Windows CE最大程度繼承了桌面版Windows的豐富功能,但是Windows CE并不是一個(gè)通用的安裝版操作系統(tǒng)。在形形色色的嵌入式設(shè)備世界里,一款CE系統(tǒng)通常只會(huì)針對(duì)某一種硬件平臺(tái)生成。一般來(lái)說(shuō),Windows CE的開發(fā)過(guò)程可以
  • 關(guān)鍵字: 開發(fā)  經(jīng)驗(yàn)  總結(jié)  流程  啟動(dòng)  Boot  Loader  關(guān)于  

淺談CDMA無(wú)線網(wǎng)絡(luò)優(yōu)化流程與方法

  • 標(biāo)簽:移動(dòng)通信 CDMA1、引言CDMA系統(tǒng)是一個(gè)自干擾系統(tǒng),用戶與用戶之間,以及同載頻小區(qū)之間都構(gòu)成了干擾。同時(shí),小區(qū)具有呼吸功能,網(wǎng)絡(luò)負(fù)載越高,干擾越大,覆蓋范圍越小;反之負(fù)載越小,干擾越小,覆蓋范圍越廣,網(wǎng)絡(luò)的覆蓋
  • 關(guān)鍵字: 流程  方法  優(yōu)化  無(wú)線網(wǎng)絡(luò)  CDMA  淺談  

概述TD-SCDMA網(wǎng)絡(luò)優(yōu)化的流程及主要內(nèi)容

  • 摘要:隨著信息化社會(huì)的發(fā)展,人民對(duì)移動(dòng)通信業(yè)務(wù)尤其是數(shù)據(jù)業(yè)務(wù)的要求越來(lái)越高,這就對(duì)現(xiàn)網(wǎng)絡(luò)的組建及優(yōu)化帶來(lái)很大負(fù)擔(dān)尤其是以數(shù)據(jù)業(yè)務(wù)為優(yōu)勢(shì)的TD-SCDMA網(wǎng)絡(luò)帶來(lái)挑戰(zhàn),解決無(wú)線網(wǎng)絡(luò)問(wèn)題最直接的方法就是對(duì)現(xiàn)網(wǎng)絡(luò)進(jìn)
  • 關(guān)鍵字: 主要  內(nèi)容  流程  優(yōu)化  TD-SCDMA  網(wǎng)絡(luò)  概述  

鼠標(biāo)下殼造型的模具設(shè)計(jì)流程

  • 這是一篇結(jié)合鼠標(biāo)產(chǎn)品介紹應(yīng)用Pro/ENGINEER軟件完成產(chǎn)品造型與模具設(shè)計(jì)的文章。  一、Pro/ENGINEER 產(chǎn)品及模具設(shè)計(jì)過(guò)程  Pro/ENGINEER主要包括CAID(工業(yè)設(shè)計(jì))、CAD(機(jī)械設(shè)計(jì))、CAE(功能仿真)、CAM(制造)、PDM(數(shù)
  • 關(guān)鍵字: 流程  模具設(shè)計(jì)  造型  鼠標(biāo)  

從用戶態(tài)的open到內(nèi)核驅(qū)動(dòng)實(shí)現(xiàn)流程

  • 從用戶態(tài)的open到內(nèi)核驅(qū)動(dòng)實(shí)現(xiàn)流程,問(wèn)題來(lái)源:在講授Linux初級(jí)驅(qū)動(dòng)的時(shí)候,我發(fā)現(xiàn)困惑很多同學(xué)的是不真正理解從應(yīng)用層到我們自己所寫的驅(qū)動(dòng)層的調(diào)用過(guò)程,所以寫此文章來(lái)大概描述。首先我們知道,在我們目前的Linux系統(tǒng)中,我們大概共約300左右個(gè)系統(tǒng)調(diào)
  • 關(guān)鍵字: 實(shí)現(xiàn)  流程  驅(qū)動(dòng)  內(nèi)核  open  用戶  

用VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程

  • 用VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程,用VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程為:  1.文本編輯:用任何文本編輯器都可以進(jìn)行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件  2.功能仿真:將文件調(diào)入HDL仿真
  • 關(guān)鍵字: 完整  流程  PLD/FPGA  開發(fā)  語(yǔ)言  VHDL/VerilogHD  

Layout版圖設(shè)計(jì)布局布線流程

  • 布局前的準(zhǔn)備:1 查看捕捉點(diǎn)設(shè)置是否正確.08工藝為0.1,06工藝為0.05,05工藝為0.025.2 Cell名稱不能以數(shù)字開頭.否則無(wú)法做DRACULA檢查.3 布局前考慮好出PIN的方向和位置4 布局前分析電路,完成同一功能的MOS管畫在一起
  • 關(guān)鍵字: Layout  版圖設(shè)計(jì)  布局布線  流程    

MFCC及提取流程概述

  • 概述   MFCC:Mel頻率倒譜系數(shù)的縮寫。Mel頻率是基于人耳聽覺(jué)特性提出來(lái)的,它與Hz頻率成非線性對(duì)應(yīng)關(guān)系。Mel頻率倒譜系數(shù)(MFCC)則是利用它們之間的這種關(guān)系,計(jì)算得到的Hz頻譜特征?! ?yīng)用  MFCC已經(jīng)廣泛地應(yīng)
  • 關(guān)鍵字: 概述  流程  提取  MFCC  
共52條 1/4 1 2 3 4 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473