Vivado Design Suite 用戶指南:動態(tài)功能交換
FPGA 技術(shù)支持靈活開展現(xiàn)場編程和再編程,無需通過設(shè)計修改來重建互連結(jié)構(gòu)。Dynamic Function eXchange (動態(tài)功能交換,DFX)推動這一靈活性進(jìn)一步發(fā)展,允許通過加載動態(tài)配置文件(通常是部分 BIT 文件)來修改工作中的 FPGA 設(shè)計。在使用完整 BIT 文件配置 FPGA 后,可下載部分 BIT 文件以修改 FPGA 中的可重配置區(qū)域,在未經(jīng)重配置的器件各部分中運行的應(yīng)用的完整性則不會受到任何影響。
DFX 是由多個部分組成的綜合性解決方案。這些要素包括:AMD 芯片能進(jìn)行動態(tài)重配置,Vivado? 軟件流程支持編譯設(shè)計(從 RTL 到比特流),以及各種補充性功能特性(如 IP)。在此版本中,您將看到 DFX 與部分重配置( PR )術(shù)語混用,其中 DFX 表示整體解決方案,PR 則表示該解決方案的技術(shù)組成部分。
下圖顯示了 Dynamic Function eXchange 背后的前提條件。
如圖所示,通過下載下列任一部分 BIT 文件即可修改重配置塊 A 中實現(xiàn)的函數(shù):A1.bit、A2.bit、A3.bit 或A4.bit。FPGA 設(shè)計中的邏輯分為 2 種不同類型:可重配置邏輯和靜態(tài)邏輯。FPGA 塊的灰色區(qū)域表示靜態(tài)邏輯,塊中標(biāo)記為重配置塊 A 的部分則表示可重配置邏輯。靜態(tài)邏輯保持正常工作,不受加載部分 BIT 文件的影響??芍嘏渲眠壿媱t替換為部分 BIT 文件的內(nèi)容。
在單一 FPGA 上對多路復(fù)用硬件進(jìn)行動態(tài)定時的能力是很有用的,原因有很多。其中包括:
▅ 減小實現(xiàn)給定函數(shù)所需 FPGA 的大小,從而降低成本和功耗
▅ 支持靈活選擇可用于某一應(yīng)用的算法或協(xié)議
▅ 啟用設(shè)計安全性方面的新技術(shù)
▅ 改善 FPGA 容錯能力
▅ 加速可配置計算
▅ 向已部署的系統(tǒng)交付更新(修訂和新增功能特性)
除了減小大小、降低權(quán)重、功耗和成本外,Dynamic Function eXchange 還能支持無法以其它方式實現(xiàn)的多種新型 FPGA 設(shè)計。
*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。